首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 0 毫秒
1.
本文提出了一种减少电容分布和总电容的高Q和/或高fs开关电容(SC)带通滤波器。在传统的双二次SC滤波器结构中,引入部分正反馈并改变前馈网络可使总电容和电容分布得到大幅度的减少。举例说明了二阶高Q(=50)SC带通滤波器设计,并比较了不同滤波器结构的性能参数。  相似文献   

2.
3.
开关电容滤波器 SCF,克服了由分立元件组成的RC 有源滤波器体积大、对元件精度要求高、难调节等缺点。因 SCF 的制造工艺与通常 MOS 工艺相容,故它可直接与数字电路接口。SCF 被广泛应用在通信电路领域。在通信设备中,各种带通滤波器对通频带和中心频率要求各不相同,采用自跟踪开关电容带通滤波器(SCBPF)可解决上述问题。  相似文献   

4.
开关电容Q倍增带通结构   总被引:1,自引:1,他引:0  
杨志民 《电子学报》1992,20(5):85-87
高Q值的开关电容带通双二次节需要很高的电容比和较大的芯片面积。本文从理论和设计两方面说明采用Q倍增结构可以使这个问题得到较好的解决。  相似文献   

5.
文中采用MATLAB计算机辅助设计和基本的二阶开关电容滤波器级联的方法,设计了八阶开关电容带通滤波器.使用了一种结合Cadence的spectreRF仿真模块和脚本语言的开关电容滤波器的频域仿真方法,提高了开关电容电路仿真精度和效率.基于CSMC 0.5μm的工艺实现,测试结果显示,通带纹波小于1dB,-3dB带宽为300~3400Hz.  相似文献   

6.
7.
本文将正反馈引入到单放大器无限增益负反馈结构中,提出了四个新的带有部分正反馈的单放大器开关电容带通滤波器,得到了这些电路在给定极点频率ω_0和(?)值的设计方程和最小电容分布的最佳设计。同文献中的电路相比,本文电路的电容分布得到大幅度地减小。  相似文献   

8.
9.
将并联的LC谐振回路置于运算放大器的反馈支路,可以得到一带通滤波器,其基本形式如图1所示.LC谐振回路在反馈支路,信号从同相输入端(2端)输入,由于运放的输入阻抗高,尽管信号源可能不相同,但不会改变电路的Q值;又由于运算放大器的输出阻抗低,所以该电路带负载的能力亦较强,不会因负载的变化而影响电路的各项主要指标.  相似文献   

10.
预调到给定带宽的开关电容滤波器有时并不能提供某种应用系统所需的带宽或Q值。只要将时钟在两个开关电容带通滤波器(如Mixed SignalIntegration公司生产的MSFS1)之间切  相似文献   

11.
提出了一种基于混合谐振器的新型二阶带通滤波器,该混合谐振器由微带线和一个短路的铜柱线组 成,这可以利用射频收发系统的结构件空间,并方便与平面微带电路集成,以提高滤波器的品质因数,它的无载Q 值 为455,高于传统的微带谐振器。而且,通过源负载耦合和混合电磁耦合的方法,在通带两边分别有一个可调的传输 零点,提高滤波器带外抑制特性。实验结果表明,测试结果与仿真数据吻合良好。  相似文献   

12.
本文介绍一种新的开关电容滤波器设计技术。所提出的技术是基于用多环反馈结构来实现对寄生电容不敏感的一阶开关电容滤波器结构单元。用这种方式得到的开关电容滤波器对于顶板和底板寄生电容不敏感,能够实现任何稳定的N阶离散时间传递函数。设计了一个带通滤波器作为例子,其灵敏性能通过蒙特卡罗分析法加以说明。  相似文献   

13.
14.
本文提出了一种新的采用单位增益放大器的开关电容(SC)电路。该电路用于高Q带通滤波器实现时,可获得很小的电容分散,较同类的其它SC电路的电容分散有大幅度的减小。  相似文献   

15.
白德钊  洪志良 《微电子学》1997,27(4):247-250
介绍了转折频率为35Hz的超低通开关电容滤波器单元的设计。滤波器的时钟频率为8kHz,最大电容比为51,单位电容为0.2pF,采用3μmCMOS SMDP工艺实现。该电路对小信号有较好的信噪比。  相似文献   

16.
吴杰 《电子学报》1990,18(5):127-128
本文提出了一个新的高Q单放大器开关电容(SC)滤波器,给出了该电路最大与最小电容比最小的最优设计。同已有文献相比,本文电路的最大与最小电容比已得到大幅度地减小。  相似文献   

17.
设计了一种具有高的直流增益的宽带线性全差分跨导运放.一方面,并联一个工作在线性区的场效应管来补偿直流三阶系数,得到了一种应用于连续时间滤波器、增加跨导器饱和区输入信号幅度的简单方法.另一方面,结合负电阻电路提高了输出阻抗,实现高的直流增益而不需要额外的内部结点,并减小了因有限直流增益和寄生电容引起的相位偏差.将此全差分跨导运放应用于0.18μmCMOS工艺二阶带通滤波器,在3.3V电源电压、输入峰峰值1V时,HSPICE仿真结果的总谐波失真小于40dB,中心频率为20MHz,3dB带宽为0.18MHz,即Q为110.  相似文献   

18.
简述滤波器的发展,给出了四阶带通扫描滤波器设计步骤、电路联接图和民路性能实测结果。  相似文献   

19.
设计了一种具有高的直流增益的宽带线性全差分跨导运放.一方面,并联一个工作在线性区的场效应管来补偿直流三阶系数,得到了一种应用于连续时间滤波器、增加跨导器饱和区输入信号幅度的简单方法.另一方面,结合负电阻电路提高了输出阻抗,实现高的直流增益而不需要额外的内部结点,并减小了因有限直流增益和寄生电容引起的相位偏差.将此全差分跨导运放应用于0.18μmCMOS工艺二阶带通滤波器,在3.3V电源电压、输入峰峰值1V时,HSPICE仿真结果的总谐波失真小于40dB,中心频率为20MHz,3dB带宽为0.18MHz,即Q为110.  相似文献   

20.
高志强  喻明艳  叶以正   《电子器件》2006,29(4):992-995
介绍了一种基于Nauta跨导一电容积分器的CMOS集成滤波器设计。在滤波器设计过程中,利用改进的Nauta导具有可调增益、高线性度、宽频域特点,使滤波器可工作在UHF频段并有高品质因数Q,仿真结果表明,所设计的滤波器采用Cllarted Semiconductor Manuhcturing(CSM)0.35um CMOS工艺,工作电压为3V,Q值可达到40-100,当中心频率为433MHz,Q值为40时,无杂散动态范围(SFDR)约为61.4dB,并可通过调节电路偏压达到对中心频率ωc和Q的调谐。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号