首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
杨尧生  杨栋  苏泉 《有线电视技术》2001,8(20):44-48,108
3.3 卷积码编码和Viterbi译码 前面介绍的线形分组码是把k比特信息位加上n—k比特校验位组成n比特的码组(在非二进制分组码(比如R—S码)中,则是k个符号加上n—k个校验符组成n个符号输出),这n比特码符是当前  相似文献   

2.
3.3.5 卷积码的Viterbi译码 如前所述,对于离散无记忆对称信道,L比特的二元码符序列的最大似然译码.就是将2~L个可能发送的码序列与接收的序列逐一比较,选取汉明距离最小的一个(或者说对数似然函数最大的码符)序列作为译码序列输出。显然译码器的计算量随着L  相似文献   

3.
卷积码Viterbi译码算法的FPGA实现   总被引:4,自引:1,他引:3  
探讨了卷积码Viterbi译码的FPGA实现问题。在Viterbi译码算法中,提出了减少路径量度的位数和流水线回索法的幸存路径等方法,能有效地减少存储量、降低功耗、提高速度,使得K=7的Viterbi译码算法可在以单片FPGA为主的器件上实现。  相似文献   

4.
卷积码编码及其Viterbi译码的实现   总被引:1,自引:1,他引:1  
对3G系统中定义的卷积码编码进行了分析,并以1/2卷积码为例重点讨论了编码和Viterbi译码算法的实现方案。为求系统在保持同等性能条件下可以高效率实现,对Viterbi译码实现中的留存路径更新、数据溢出处理和输出判决部分进行了优化,优化的结果使得系统的性能和效率都有提高。根据仿真结果对系统的性能进行了分析,其结果对系统的工程实现有着重要的参考价值。  相似文献   

5.
卷积码的编码及其Viterbi译码的计算机模拟   总被引:5,自引:1,他引:4  
本文对差错控制中卷积码的编码及其用Viterbi算法译码进行了计算机模拟,然后,根据计算机模拟数字声音广播移动接收信道所产生的差错序列,把卷积码进行了比特交错,模拟了几组参数变化对性能改善的影响。  相似文献   

6.
卷积码是一种重要的信道纠错编码方式,其纠错性能通常优于分组码,目前(2,1,6)卷积码已广泛应用于无线通信系统中,Viterbi译码算法能最大限度地发挥卷积码的纠错性能。阐述了802.11b中卷积码的编码及其Viterbi译码方法,给出了编译码器的设计方法,并利用Verilog HDL硬件描述语言完成编译码器的FPGA实现。使用逻辑分析仪,在EP2C5T144C8芯片上完成了编译码器的硬件调试。  相似文献   

7.
首先阐述了(2,1,2)卷积码的原理和维特比(Viterbi)译码的实现过程,并对编码器、Viterbi译码器进行了现场可编程门阵列(FPGA)设计和实现。仿真表明了设计模块的正确性,而且能够满足速度和精度的要求。其次对最大自由距离的非恶性卷积码在高斯白噪声(AWGN)信道下的误码率性能进行分析,通过Matlab仿真表明卷积码具有很强的纠错能力,当卷积码的约束长度增大时,其误码率逐渐降低。结果表明所设计的卷积码译码器输出时延小,占用资源较少。具有一定的实用价值。  相似文献   

8.
目前,Viterbi译码算法主要是在DSP或FPGA中用软件算法来实现,算法复杂度高,译码效率低。针对此问题,介绍TI公司的TMS320C6416 DSP芯片上的维特比协处理(VCP)的结构与原理。对无线通信系统广泛采用的卷积码译码进行研究,用VCP单独进行译码,与DSP的数据交换可以采用增强型DMA(EDMA)来完成,从而用硬件方法实现并行处理,提高译码效率。仿真结果表明使用VCP译码可在降低运算量和占用资源的基础上取得良好系统性能。  相似文献   

9.
基于FPGA的卷积码Viterbi译码器,其性能与译码算法参数设置密切相关。在采用VHDL语言设计实现译码器的基础上,通过仿真,分析了Viterbi译码器参数的设置情况,就幸存路径长度、编码存储度等参数对FPGA译码器性能的影响进行了讨论,并给出了这些参数的最佳取值。对卷积码编译码参数设计具有较好的指导性和实用性。  相似文献   

10.
在TD-LTE系统中,要获得准确可靠的信道传输,就要在发送端采用差错控制编码。而卷积码作为一种前向纠错技术被应用于很多现代通信系统中,此外采用卷积码编码的数据在接收端通常都采用Viterbi译码来实现。首先介绍了咬尾卷积码编码原理,然后研究了译码的两种方法并在此基础上提出改进算法,最后通过性能仿真以及译码复杂度的比较来分析这三种译码算法。  相似文献   

11.
(2,1,7)卷积码Viterbi译码器FPGA实现方案   总被引:1,自引:0,他引:1  
移动通信系统标准中普遍采用卷积码作为信道编码方案。本文阐述了目前最常用的卷积码译码算法——Vit-erbi译码算法,然后给出了(2,1,7)卷积码编码电路FPGA实现方法。该方法给出了新的Viterbi幸运路径算法和高效的状态度量存储技术,可以充分利用FPGA的优势获得较好的译码结果。利用幸存路径交换寄存器模块,能有效减少存储量并降低功耗。  相似文献   

12.
杨沛 《电子元器件应用》2009,11(7):57-59,63
阐述了电力线通信系统中卷积码及其Viterbi译码的信道编码方法,给出了(2,1,6)卷积码编译码的设计以及采用VerilogHDL硬件描述语言完成卷积码编译码的FPGA实现方法。  相似文献   

13.
下面我们还是用表3.6.3产生的3/4收缩卷积码来进行Viterbi译码,表3.6.2中共108bit码元,卫星信道在QPSK调制时误码率pe=10~(-1)~10~(-2),在108码元中选择8bit码元位置,使该码元处产生误码。用随机数方法产生8bit码元位置,分别在3,17,38,54,62,66,90,103。Pe=8/108=7.4×10~(-2)(上述3,17,……103是用随机办法产生的一次结果,下一次再用随机数方法产生又会是另外的  相似文献   

14.
在LTE中,为了获得正确无误的数据传输,要采用差错控制编码技术。LTE中是采用Viterbi和Turbo加速器来实现前向纠错。咬尾卷积码保证格形起始和终止于某个相同的状态,它具有不要求传输任何额外比特的优点。本文提出一种在FPGA中实现的咬尾卷积码的Viterbi译码算法,并在Xilinx的XC3S500E芯片上实现了该算法,最后对该算法性能进行了分析。  相似文献   

15.
一种实现3G卷积码Viterbi译码的优化算法   总被引:1,自引:0,他引:1  
对3G系统中定义的卷积码编码进行了分析,并以3GPP提出的1/2卷积码为例重点讨论了Viterbi译码算法的实现方案,并对Viterbi译码实现中的留存路径更新、数据溢出处理和输出判决部分进行了优化,优化的结果使得系统的性能和效率有所提高。  相似文献   

16.
卷积码编码及其Viterbi译码算法的FPGA实现   总被引:1,自引:0,他引:1  
探讨了卷积码编码及其Viterbi译码算法的FPGA(Field-Programmable GateArray)实现,根据编码器的结构,分别采用了有限状态机转换的编码法和基于流水线结构的状态转换译码法,有效地提高了编译码的速度.最后给出了(2,1,2)卷积码的编码及其Viterbi译码算法的实验仿真结果。  相似文献   

17.
卷积码Viterbi译码器的FPGA设计与实现   总被引:1,自引:1,他引:0  
主要介绍了卷积码中Viterbi译码器的FPGA实现方案。方案中设计了幸存路径交换寄存器模块,充分利用FPGA中丰富的触发器资源,减小了译码器状态控制的复杂度,提高了VB译码器的运行速度。  相似文献   

18.
卷积码Viterbi译码器的硬件实现   总被引:3,自引:0,他引:3  
第三代移动通信系统标准中普遍采用卷积码和Turbo码作为信道编码方案。本文首先阐述了维特比译码算法,然后论述了(2,1,3)卷积码编码电路和维特比译码的单片机实现方案。最后把维特比算法与交织方案相结合,统计结果表明纠错性能有较大改善。  相似文献   

19.
第三代移动通信系统标准中普遍采用卷积码和Turbo码作为信道编码方案.本文首先阐述了维特比译码算法,然后论述了(2,1,3)卷积码编码电路和维特比译码的单片机实现方案.最后把维特比算法与交织方案相结合,统计结果表明纠错性能有较大改善.  相似文献   

20.
杨力生 《电讯技术》2000,40(4):78-84
本文采用QUALCOM公司的Q1650多码率VITERBI译码器,设计了前向纠错编/译码器,对提高误码的纠错能力有一定参考价值。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号