共查询到20条相似文献,搜索用时 93 毫秒
1.
简述了用直接数字合成器(DDS)STEL-1173和锁相环(PLL)Q3236所设计的频率合成源的实现方案,重点对硬件设计中的注意事项进行了详细说明,并且对系统的相位噪声和杂散性能做了简要分析,最后给出了系统测试结果。 相似文献
2.
本文介绍了一种DDS/PLL混合型频率合成器,从相位噪声和杂散的角度出发,对它的性能进行了较详细的分析。最后提出了一种适用于卫星数据通信系统的具体方案。此频率合成器将国外产品化的直接数字频率合成器技术和传统的锁相环技术有机地结合起来,结构简单,频率分辨率高。 相似文献
3.
短波电台,通常包括主板、显示控制板、频率合成板和低通功放板,如图1所示。主板包括发射调制与放大、接收放大与解调、AGC、电键发报控制、收发控制逻辑。显示控制板是整个电台的核心部分,完成电台工作状态的设置、动态 LCD 的驱动、锁相环的编程和拨盘信号的接收等所有电台的控制工作。 相似文献
4.
介绍了直接数字频率合成(DDS)技术和模拟锁相(PLL)技术相结合的应用,它是频率合成中一种新的应用,具有体积小、频率稳定可靠、相位噪声低、转换时间快等优良性能。对丰富的杂散进行抑制后,DDS信号在实际应用中可达到理想的效果。 相似文献
5.
对比直接数字频率合成技术(DDS)和锁相环频率合成技术(PLL)的优缺点,提出一种DDS与PLL相结合的频率合成器方案。本文给出了以AD9852和ADF4106实现频率合成器的实例,并对该频率合成器的硬件电路进行了简要说明。 相似文献
6.
7.
基于DDS+PLL频率合成源的设计 总被引:4,自引:2,他引:2
简述了用DDS—AD9854和PLL—PE3236所设计的频率合成源的实现方案,重点对硬件设计中的注意事项进行了详细说明,并且对系统的相位噪声和杂散性能做了简要分析。最后给出了系统测试结果。 相似文献
8.
9.
10.
利用DDS/PLL实现微波频率合成器 总被引:1,自引:0,他引:1
阐述了新一代频率合成技术--直接数字频率合成技术(DDS)的原理,并讨论了与锁相环混合构成频率合成器的两种方案,设计了一个微波频率合成器。 相似文献
11.
12.
13.
14.
15.
16.
宽带、细步进频综的设计是一项具有挑战性的课题。利用高性能直接数字合成器(DDS)驱动锁相环路,可以在很大程度上降低环路设计的难度,并实现普通模拟方法难以实现的宽带细步进性能。文中重点介绍了AD9956的参考源实现,通过测试结果分析了DDS杂散和相噪特性,提出了优化和改进的方法。 相似文献
17.
在低轨道卫星(LEO)通信链路中,由于星地之间相对运动速度较快而存在较大的多普勒频移,为了保证通信质量,必须对多普勒频移进行补偿。基于DDS+PLL技术实现对多普勒频移补偿的方法是一种开环控制方式,这种方法结合了DDS的频率分辨率高和频率捷变速率快等优点,以及PLL具有的窄带滤波跟踪特性。分析了DDS频率阶跃对于PLL输出响应的瞬态影响,并且给出了相应的改善方法。该技术已经在工程中得到应用和验证。 相似文献
18.
介绍了频率合成技术的发展背景,针对跳频通信等系统中对频率合成器的新要求,在充分考虑输出频率带宽、建立时间、频谱杂散等指标的基础上给出一种较合理的DDS PLL频率合成器设计方案,在Matlab Simulink环境下对其进行了仿真,并对结果进行了系统分析,为进一步研究和设计高性能的频率合成器提供了一定的理论和实验基础. 相似文献
19.