首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 78 毫秒
1.
一种新颖的UART自适应波特率发生器的设计   总被引:2,自引:0,他引:2  
周建华  万书芹  薛忠杰 《半导体技术》2007,32(12):1052-1055
实现了一种应用于UART中的自适应波特率发生器的设计.设计通过使用计数器和边沿检测器对串行线路上的一个低电平周期进行精确计数,然后经过一系列比较迭代,最终得出串行线路数据波特率.利用Quartus软件工具完成电路物理设计、仿真及综合,结果表明电路能正确地探测出串行数据波特率.最后将电路实现于CycloneⅡ系列FPGA上.运用该电路可以简化UART接收器部分设计.  相似文献   

2.
李向军 《电声技术》2016,40(12):55-57
计算机串口最大波特率为115.2 kbit/s,高于计算机最大波特率工作的设备不能直接用计算机进行调试或测试.提出一种基于TMS320C2812和XR16C2852芯片实现的两路波特率不同的异步串口通信电路设计方案,为高于计算机串口波特率115.2 kbit/s的被测/调试设备提供与计算机在线串口调试或测试平台.  相似文献   

3.
DSP的软件UART实现   总被引:4,自引:0,他引:4  
介绍了ANALOG DEVICE公司的16位定点DSP与标准RS-232设备进行数据交换时,如何采用软件模拟的方式实现通用异步收发器,并就两种方式的优缺点进行了讨论,给出了主要程序流程图。  相似文献   

4.
随着集成电路设计规模的不断扩大,SOC设计的时代已经到来。SystemC作为一种新兴的SOC设计语言,它本质上是在C++的基础上添加的硬件扩展库和仿真核,这使得SystemC可以建模不同抽象级别的包括软件和硬件的复杂电子系统。在C++环境中,它支持软件、硬件和接口描述。利用SystemC的这些特性实现了对UART的建模,并用波形图验证了仿真结果。  相似文献   

5.
一种基于FPGA的UART电路实现   总被引:1,自引:0,他引:1  
UART即通用异步收发器,传统上采用多功能的专用集成电路实现。但是在一般的使用中往往不需要完整的UART的功能,比如对于多串口的设备或需要加密通讯的场合使用专用集成电路实现的UART就不是最合适的。本设计使用Xilinx的FPGA器件,只将UART的核心功能嵌入到FPGA内部,不但实现了电路的异步通讯的主要功能,而且使电路更加紧凑、稳定、可靠。  相似文献   

6.
FPGA与DSP接口(UART)的设计实现与验证   总被引:1,自引:0,他引:1  
苏漪  谭潭 《无线电工程》2009,39(10):45-47
通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART)作为RS232协议的的控制接口得到广泛应用,基于FPGA实现的UART设计可以使系统更加紧凑、稳定。对系统结构进行了模块化分解,使之适应自顶向下的设计方法。通过与DSP间的数据通信对设计功能进行了验证,在此基础上衍生出一种将UART模块嵌入FGPA芯片与DSP互联进行功能验证和调试的新方法。  相似文献   

7.
一种内置FIFO全双工UART的设计与实现   总被引:2,自引:0,他引:2  
段素蓉  庄圣贤 《通信技术》2010,43(2):46-47,50
针对处理器与UART接口速度不匹配,设计了一种内置先进先出存储器全双工通用异步收发器,提高了处理器和UART接口的效率。该设计包含发送模块、接收模块、波特率发生器模块、数据存储模块和总线接口模块。整个设计基于Quartus II平台,使用VHDL语言编程实现。经软件仿真,验证了该设计的正确性和可行性。  相似文献   

8.
单片机与PC机串行通信中波特率的确定   总被引:1,自引:0,他引:1  
详细论述了单片机与PC机串行通信中波特率的确定原则和方法,特别给出了PC机与单片机串行通信中非标准波特率的计算方法及不同环境下实现的实例。  相似文献   

9.
UART通信的FPGA实现设计   总被引:1,自引:0,他引:1  
阐述了UART异步串行通信原理,介绍了实现UART异步串行通信的硬件接口电路及各部分硬件模块,介绍了用硬件描述语言Verilog来开发UART通信接口电路的FPGA实现。本设计使用Xilinx的FPGA器件,将UART的核心功能嵌入到FPGA内部,不但实现了电路的异步通讯的主要功能,而且使电路更加紧凑、稳定、可靠。  相似文献   

10.
谢谢 《电子设计工程》2012,20(16):51-53
UART作为RS232协议的控制接口得到了广泛的应用,将UART的功能集成在FPGA芯片中,可使整个系统更为灵活、紧凑,减小整个电路的体积,提高系统的可靠性和稳定性。提出了一种基于FPGA的UART的实现方法,具体描述了发送、接收等模块的设计,恰当使用了有限状态机,实现了FPGA片上UART的设计,给出了仿真结果。  相似文献   

11.
董振斌  高勇  唐威  杨媛   《电子器件》2006,29(4):1027-1030,1034
为了满足串行通信中高速率、低错误率和多路传输的要求,通过采用过采样技术和一种比传统的组合逻辑电路快捷高效的时序电路奇偶校验方法,设计了使用更加灵活方便的双通道通用异步收发器(DUART)。仿真结果表明电路达到设计要求,并完成了版图设计。  相似文献   

12.
本文讨论了UART的软件实现方法,介绍了Holtek单片机在工业应用中用软件构成UART的接口电路.  相似文献   

13.
基于有限状态机的UART设计   总被引:5,自引:0,他引:5  
文章结合UART的设计,分析阐述了硬件设计中的有限状态自动机理论;并在分析UART功能特点的基础上,给出了利用有限状态自动机理论进行UART设计的实例,与其他设计方法相比较,利用有限状态自动机理论设计控制逻辑具有直观简单,设计流程短等优点,在EDA技术中必将发挥重要的作用。  相似文献   

14.
基于FPGA的UART设计与实现   总被引:2,自引:0,他引:2  
何勇 《现代电子技术》2010,33(11):154-156,159
介绍了应用现场可编程门阵列(FPGA)设计和实现通用异步收发器UART的方法。采用有限状态机模型形式化描述了UART的功能,在此基础上用硬件描述语言VHDL编程实现了UART,并使用QuartusⅡ软件中的嵌入式逻辑分析仪SignalTapⅡ对数据传输进行了检测,验证了设计的正确性。  相似文献   

15.
UART是广泛使用的串行数据通信电路,因其要求的传输线少,可靠性高,传输距离远,所以系统间互联常采用RS—232接口方式。文章基于Verilog HDL语言,结合有限状态机的设计方法来实现UART,将其核心功能集成到DSP上,使整体设计紧凑、小巧,实现的UART功能稳定、可靠,为DSP的RS—232接口提供了一种新的解决方案。该IP核已用于一款32位浮点DSP芯片的设计中。  相似文献   

16.
一种带有IrDA功能的UART芯片的设计研究   总被引:1,自引:0,他引:1  
本文介绍了一种通用异步收发器(UART)芯片的总体设计方案,重点讨论了其中的主要模块:波特率发生器、发送器、接收器及红外通信(IrDA)接口的设计,并用verilog硬件描述语言对近设计的芯片的功能进行了仿真验证。仿真结果表明我们设计的UART芯片达到了预定的设计要求。  相似文献   

17.
武付香 《现代电子技术》2007,30(16):155-156
设计了基于AMBA总线的UART IP核,给出IP核模块结构及作用,分析APB从模块接口时序以及与外部设备通信的过程,结合波形图阐述发射和接收的基本原理,利用Verilog硬件描述语言完成了RTL代码设计与验证,并给出了主要模块ModelSim仿真的波形图。  相似文献   

18.
通用异步接收发送器具有可编程性和高度兼容性,在嵌入式系统设计中得到了广泛的应用.介绍了一种利用Verilog HDL语言设计UART核心功能的方法,具体描述了发送、接收、同步FIFO以及波特率发生器模块的设计,最后给出了该核心模块的整体功能仿真和综合结果.结果表明该UART功能正确、稳定、可靠,可以很好地应用于异步通讯中.  相似文献   

19.
基于FPGA的UART IP核的设计实现   总被引:2,自引:2,他引:0  
随着IC设计技术的发展,IP已经成为SOC设计的关键技术,利用已有IP可大大提高SOPC设计的效率和能力。UART是广泛使用的串行数据通信电路,一般说来,该接口由硬件(UART专用芯片)实现。采用VerilogHDL语言,结合有限状态机的设计方法来实现UART的IP核,将其核心功能集成到FPGA上,使整体设计紧凑、小巧,实现的UART功能稳定、可靠。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号