首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 62 毫秒
1.
提出了基于分布式算法的FIR数字滤波器的实现方法。给出了在FPGA中采用查找表实现算法的系统结构,并在QuartusⅡ环境下完成仿真与综合,验证了该算法的正确性和高效性。  相似文献   

2.
在现代电子系统中,FIR数字滤波器以其良好的线性特性被广泛使用,属于数字信号处理的基本模块之一。在工程实践中,往往要求对信号处理要有实时性和灵活性,而已有的一些软件和硬件实现方式则难以同时达到这两方面的要求。随着可编程逻辑器件和EDA技术的发展,使用FPGA来实现FIR滤波器。既具有实时性,又兼顾了一定的灵活性,越来越多的电子工程师采用FPGA器件来实现FIR滤波器。  相似文献   

3.
基于FPGA的FIR滤波器的实现   总被引:1,自引:0,他引:1  
赵霞  程小娇  杨建 《科技信息》2010,(2):136-136,138
本文讨论了分布式算法系统的基本原理,采用分布式算法对FIR滤波器在FPGA硬件上的设计方案。并以一个16阶的低通滤波器为例验证该设计方案在QuartusII上进行了实验仿真和调试,证明此种方法正确可行。其实现的滤波器的性能优于用DSP和传统方法实现滤波器。  相似文献   

4.
介绍了采用加法器树和线性相位结构在FPFA上实现FIR数字滤波器的方法,并通过Verilog HDL用Quartus II进行了仿真.相对于采用传统的移位相加乘法器和直接型结构的FIR滤波器设计,这种实现方式在性能上有明显的优势,使执行效率得到了较大提高.尤其在滤波器的阶数较大的情况下,优势会更明显.  相似文献   

5.
光纤陀螺的研究主要分为光路和电路2个部分,电路部分中数字信号处理的算法影响整个光纤陀螺系统的精度.介绍了平滑滤波器和基于分布式算法的FIR滤波器的基本原理;采用Matlab工具箱中的fdatool设计了滤波器系数,并进行了仿真,仿真结果表明设计可靠、合理且满足设计要求;最后使用VerilogHDL语言实现了滤波器硬件电路.  相似文献   

6.
分布式算法FIR滤波器在FPGA上的实现   总被引:1,自引:0,他引:1  
陈方晖 《科技信息》2007,(10):29-31
本文介绍了FIR滤波器和分布式算法的原理。给出了在FPGA中用查找表实现FIR滤波器的算法设计,并进行了验证。  相似文献   

7.
并行分布式算法在FIR数字滤波器中的应用   总被引:1,自引:0,他引:1  
樊建海 《科技资讯》2011,(8):102-102,104
自从FPGA问世以来,在很长一段时间内,FPGA一直被用于逻辑或时序控制上,很少用于信号处理方面,主要原因是FPGA中没有直接的硬件乘法器.通过分布式算法,对于固定系数的乘法这个问题得到了很好的解决.本设计在深入分析分布算法的前提下,针对FPGA的结构特点,提出在FPGA中实现分布式算法的一种方案,解决了FIR数字滤波器在FPGA中实现的关键问题.  相似文献   

8.
FIR数字滤波器的FPGA实现   总被引:1,自引:0,他引:1  
介绍了数字滤波器FIR的原理、应用领域及设计思想,比较了各种实现FIR滤波器方法的优缺点,说明了利用Matlab、 DSPBuilder、QuartusII 等软件以FPGA实现16阶低通FIR滤波器的步骤及方法.  相似文献   

9.
基于分布式算法FIR滤波器的FPGA设计   总被引:1,自引:0,他引:1  
FIR滤波器是一种被广泛应用的基本的数字信号处理部件。针对采用常用方法设计实现FIR滤波器存在的问题,提出基于分布式算法设计并在FPGA上高效实现严格线性相位FIR滤波器的方案,通过编程仿真得到满意的结果。该方法实现FIR滤波器器件体积小、性能可靠、价格低廉、设计周期短,可作为高速数字滤波设计的较好方案。  相似文献   

10.
基于FPGA的FIR滤波器设计   总被引:4,自引:0,他引:4  
在讨论一般FIR数字滤波器设计存在问题的基础上,介绍了现代一种新的DSP设计工具DSP Builder,给出了基于FPGA的FIR数字滤波器的实现流程,并以一个32阶的低通FIR数字滤波器为例,采用DSP Builder建立了实现模型,最后,给出了仿真波形、硬件验证方法和实际测量结果。  相似文献   

11.
基于DA算法的FIR滤波器硬件实现   总被引:8,自引:2,他引:8       下载免费PDF全文
高速FIR滤波器是数字接收机中中频处理的关键组成部分,传统的基于通用DSP的实现方法往往满足不了要求,而基于FPGA的硬件设计在速度上有很大的优势。因此,研究了采用DA算法的FIR硬件设计,分析了如何在逻辑资源占用和处理速度上进一步提高性能,并以16抽头8 bits FIR滤波器为例在XCS05的FPGA芯片中进行了实现。  相似文献   

12.
文章主要研究了基于传统的乘累加(MAC)结构的FIR滤波器设计的2种方法,在此基础上研究了一种新的基于分布式算法(DA)的FIR滤波器设计的硬件结构,分析了DA算法结构较MAC结构的优点。最后设计了一个8阶8 bits的基于DA结构的FIR低通滤波器,并在Altera FPGA上进行硬件实现。  相似文献   

13.
在介绍用FPGA设计FIR数字滤波器常用的正则有符号数字量(CSD)编码技术和分布式算法(DA)的基础上,提出了一种改进的实现方法.该方法根据滤波器系数的特点将滤波器分为两个部分,一部分采用CSD编码技术设计,一部分采用DA算法设计.通过Quartus2软件仿真,在Cyclone EPEC6Q240C8芯片上实现了多个FIR数字滤波器.实验结果表明:改进的实现方法在一般情况下更加节约芯片面积,且实现的FIR数字滤波器完全达到了性能要求.  相似文献   

14.
文章提出了一种新的FIR数字滤波器硬件实现结构。这种实现结构,大大减少了乘法器以及累加器等硬件资源的使用。文章对比讨论了两种FIR数字滤波器硬件实现结构所占用硬件资源的差别,指出了新结构的优势;通过MATLAB及EDA工具的仿真,表明在完成FIR数字滤波方面,新的硬件实现结构的功能与传统结构是相同的。  相似文献   

15.
在提花圆机选针器控制系统中,实现了一种基于FPGA的等占空比任意小数分频电路的设计.首先简要介绍了FPGA器件的特点和应用范围,讨论了一些常见整数分频的方法,最后介绍了一种基于FPGA的双模前置小数分频器的分频原理及电路设计,并用Verilog HDL编程,QUARTERSII6.0进行仿真.  相似文献   

16.
在设计实现数字存储示波器的过程当中,数字内插技术已经成为必须要掌握的重要技术之一.根据示波器的性能指标有效存储带宽,设计了一种基于正弦内插算法的数字内插方法.该数字内插方法中所有模块均利用Verilog语言在Altera的FPGA芯片EP3C25E144C8上得到了实现和验证.该正弦内插算法中增采样的实现不同于传统方法中的补零法,而是采用数据保持的方法.介绍了正弦内插算法的详细推导、插值核的优化方法以及FPGA的具体实现,最后给出了整个设计分别在Matlab和ModelSim-Altera 6.6d下的仿真结果.  相似文献   

17.
基于FPGA的高速、高阶FIR滤波器设计   总被引:2,自引:0,他引:2  
基于FPGA的查找表LUT结构,提出了一种改进DA算法,在时域实现高速、高阶FIR滤波器,以满足雷达数字脉冲压缩的需要,并在Xilinx公司的VertexIIFPGA上进行了试验验证。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号