首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到13条相似文献,搜索用时 78 毫秒
1.
介绍了ADI公司新型DSP芯片ADSP-TS201的主要性能,利用其超高性能的处理能力和易于构造多处理并行系统的特点,实现通用的雷达信号处理平台。采用将信号处理机划分为若干个模块的设计方法,使得研制周期短,系统可重构性好,对算法的适应性强。  相似文献   

2.
高广坦 《电子工程师》2010,36(11):17-19
以ADI公司高性能浮点DSP芯片TS201为核心处理器,结合Xilinx公司VIRTEX-IIPRO系列FPGA芯片设计的2片DSP数据缓存板和4片DSP主处理板,设计了一种雷达信号处理机。该信号处理机中,DSP芯片仅用链路口完成相互间点对点的通信,各自的数据总线互补相连,存储器空间地址彼此独立。系统具有硬件结构体积小,程序易调试,整体可靠性高的优点。  相似文献   

3.
陈新峰  张军杰  赵非  王晓东 《电子设计工程》2011,19(13):156-158,162
为了解决雷达信号处理中的高速运算,大容量存储和高速数据传输的问题,提出采用TS201芯片实现雷达信号处理机设计,利用其超高性能的处理能力和易于构造多处理并行系统的特点,实现通用的雷达信号处理平台。采用该雷达信号处理机进行试验,试验结果表明该雷达信号处理机满足设计指标要求,实现雷达信号的实时处理。  相似文献   

4.
杨希让 《火控雷达技术》2007,36(2):68-72,96
简要介绍DSP芯片ADSP-TS201S的结构和性能以及它的特点,并以此为基础简述利用ADSP-TS201S构成多DSP并行处理系统的原理和方法,且给出一种模块化的双通道(和/差两路)数字信号处理平台的原理框图.  相似文献   

5.
一种通用雷达信号处理机的设计   总被引:1,自引:0,他引:1  
在基于VME总线或CPCI总线的雷达信号处理机中,板与板之间的数据传输速率受限于总线的速率。针对现有的雷达信号处理机板间的数据传输速率较低的问题,本文提出了一种新的设计方法,即采用DSP和FPGA相结合的设计方法,利用FPGA提供的高速串行收发通道进行板间的数据传输,使板间的数据传输速率获得大幅度的提升,同时也有效地改善了板内DSP间的数据传输问题。  相似文献   

6.
应用ADSP—TS201S高速数字信号处理器实现了一种调频连续波雷达信号处理系统,给出了硬件框图和算法流程图,并讨论了系统设计中的几个问题,最后给出了试验结果。  相似文献   

7.
介绍一种基于ADSP21161的信号处理模块。模块内四片ADSP21161采用共享总线结构。外加大容量的SDRAM用作存储,双向FIFO用来缓冲数据,除此之外,它还有多个通信口可以与模块外的设备进行通信。此模块具有可重构性和可扩展性,对此模块进行简单的扩展或适当增加此模块的数目即可满足不同的雷达信号处理要求。最后给出此信号处理模块的一个应用实例。  相似文献   

8.
针对雷达测量系统中的信号处理,探讨了采用现场可编程门阵列(FPGA)的全数字化处理方案.重点研究数据采集、实时压缩编码和数据传输的方法及过程.该文详细论述了基于FPGA的单板信号处理机的模块化设计及实现,并通过仿真和测试验证了设计的正确性.结果表明,该信号处理机具有体积小、重量轻、功耗低、可靠性高等优点.  相似文献   

9.
基于ADSP_TS201的雷达信号处理机设计   总被引:1,自引:0,他引:1  
许亮  宋万杰  刘峥 《电子科技》2010,23(7):99-101
开发了一套以4片TS201和一片FPGA为核心的雷达信号处理系统。DSP仅通过链路口实现点对点通信,内存空间独立。系统仅用一副板卡即完成了雷达数据处理,使其具有硬件结构简单、体积小、程序易调试、整体可靠性高等特点,可以实现副瓣对消、四路信号的脉冲压缩与动目标检测等功能,该系统已成功应用于实际工程中。  相似文献   

10.
介绍了一种基于ADI公司的双片ADSP-TS201S型DSP芯片的数字信号处理器并行工作模式的设计。采用EPROM加载和链路口加载的方式分别对主片和从片进行程序的引导加载。简单介绍两片DSP的分工工作模式:其中主片DSP可以用于与外部进行数据交互通信和对双片DSP的控制管理;从片DSP可以专用于整个系统核心算法的实现。两片DSP通过DMA中断进行算法的同步以保证整个系统的实时运转。大致介绍系统构成,远程管控的实现方式。详细介绍主片的远程参数数据库和核心算法程序的更新所采用的设计方法。主片接收外部传递的信息及数据采用中断模式进行。  相似文献   

11.
基于ADSP—TS201S的DBF处理器的设计与实现   总被引:5,自引:0,他引:5  
采用ADI公司的TigerSHARC系列第二代超高性能DSP芯片ADSP-TS201S设计制作了一个高性能的数字波束形成(DigitalBeamForming,DBF)处理器。在这个硬件平台上实现了二维DBF算法,并对算法进行了优化。初步实验结果验证了软、硬件的正确性。对于一个由32个阵元组成的4×8平面阵,存在一个干扰源的情况下,DBF权重系数的计算时间为71.134μs,是TI的TMS320C6701所需时间的七分之一。  相似文献   

12.
介绍了ADI公司数字信号处理(DSP)芯片ADSP-TS201S的主要性能以及雷达信号处理的主要功能和算法,以雷达信号处理中常用的快速傅里叶变换(FFT)算法为例,结合TS201S的结构特点,讨论了如何通过优化软件编程的方法来缩短算法执行时间以满足系统实时性的要求,体现了TS201S对算法适应性强、程序调试方便、可靠性...  相似文献   

13.
基于多DSP的雷达阵列信号处理系统   总被引:3,自引:3,他引:0  
利用TS201超高性能的计算处理能力以及FPGA支持的高速接口交换能力,实现了一种对算法的适应性强、结构扩展方便的通用信号处理板,设计了一种基于该通用信号处理板的米波雷达阵列信号处理系统,并以幅相校正、自适应旁瓣相消的算法实现为例,详细介绍了该阵列信号处理系统算法的实现方法。该系统运行稳定可靠,达到了系统的设计要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号