首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
张朵云  罗岚  唐守龙  吴建辉   《电子器件》2006,29(1):169-171,222
通过设计带隙基准电压源中共源共栅电流镜的偏置电路以实现低电源电压工作。该偏置电路原理是利用一个始终工作在线性区的MOS管来使共源共栅电流镜的两个级联管均工作在饱和区边缘提高输出电压摆幅,从而降低电源电压。电路基于Chartered0.25μmN阱CMOS工艺实现,Hspice仿真结果与分析计算结果相符。基于这种偏置电路所设计的带隙基准电压源最低工作电压仅为2V,温度系数为12×10-5/℃,电源抑制在频率为1~10kHz时为-98dB,1MHz~1GHz时为-40dB。  相似文献   

2.
杨媛  高勇  余宁梅  刘梦新 《半导体学报》2004,25(9):1074-1078
提出了一种新型的神经元MOS源极跟随电路结构,该电路即使在输入信号小于阈值电压的情况下也能够完成源极跟随的功能,因而具有较高的精度.仿真和实验结果表明它比传统的神经元MOS源极跟随电路具有更高的精度  相似文献   

3.
提出了一种新型的神经元MOS源极跟随电路结构,该电路即使在输入信号小于阈值电压的情况下也能够完成源极跟随的功能,因而具有较高的精度.仿真和实验结果表明它比传统的神经元MOS源极跟随电路具有更高的精度.  相似文献   

4.
设计了一种新颖的用于磁隔离驱动器的定时电路,包括不可重复触发的单稳态电路和时间控制电路。与传统定时电路相比,该定时电路原理简单,运行可靠。单稳态电路用于监测解码端接收的脉冲,产生门控时间,有效抑制干扰脉冲。时间控制电路产生定时时间。如果在定时时间内,定时电路没有接收到任何脉冲,则输出高电平,锁定驱动器的输出为低电平,保护了电路的安全性。通过调节2个电容和4个电阻的值,得到所需的门控时间和定时时间。基于0.25 μm BCD工艺进行设计和仿真。结果表明,该定时电路的定时时间达6 μs。  相似文献   

5.
本文提出了一种新颖的电压限位电路。该电路该采用电压跟随器FOLLOWER和模拟二选一选择器结构,其中的比较器采用PNP双极型三极管,从而使输出更精确地跟随输入。与传统电压限压电路相比,该电路在设定的电压范围内,输出电压能更好地跟随输入电压变化,在输出端误差小,设定的电压范围以外,电路输出能固定在某一特定值。本电路基于0.35 um BCD工艺,对所设计电路进行了仿真验证。仿真结果表明,当下限阈值VTH-设定在0.5V,上限阈值VTH+设定在2V,输入电压VIN输入范围在0~3V内时,输出电压精确跟随VIN的变化而变化。  相似文献   

6.
一种含理想运算放大器电路的讨论   总被引:1,自引:1,他引:0  
为进一步明确含理想运算放大电路的有关概念和运算放大器的特性,本文从计算机仿真和理论分析两个方面,对一个含理想运算放大器电路的输入输出特性进行了模拟和推导.结果表明该电路在线性输入范围内是一电压跟随器,若超出线性输入范围,则输出波形严重失真;带反馈电路与开环电路相比较表现为线性输入范围扩大、电压增益减小,而这正是电路负反馈的特性.因此,不能简单的把接在运算放大器同相输入端的反馈视为正反馈.  相似文献   

7.
宋文青  于奇  冯纯益  张军  朱波  郑杰 《微电子学》2013,43(2):210-212,217
通过利用改进型低压Tracking-VGS结构的栅源电压差ΔVGS,对NMOS晶体管的阈值电压进行补偿,提出一种全MOS低温漂电压基准源结构,获得了电源抑制特性较好的低温漂基准电压。基于2.5V65nm标准CMOS工艺,对电路进行HSPICE仿真验证。结果显示:在-40℃~125℃温度范围内,基准电压为1.1V,温度系数为1.6×10-5/℃,电源抑制比为-51dB。  相似文献   

8.
吴付豪  郭良权 《微电子学》2012,42(2):183-186
传统LVDS驱动器由于电源不稳定、驱动器与传输线之间阻抗不匹配等不良因素的影响,输出波形会出现抖动,质量下降.在传统LVDS驱动器的基础上,设计了一种新颖的LVDS驱动电路.该电路采用预驱动技术,控制输出电压的翻转和减少总输入电容,输出波形较为平滑.采用0.18μm工艺对电路进行仿真.结果显示,电路输出波形摆幅为0.345 V,输出共模电压为1.17V,总输入电容为72 fF.  相似文献   

9.
提出了一种用于全MOS电压基准源的新颖预抑制电路。采用一个大宽长比PMOS管和负反馈环路,将预抑制电压与基准电压之差固定为一个阈值电压。获得的预抑制电压用来为全MOS电压基准源供电,极大地改善了基准电压的电源调整率、温度稳定性和电源电压抑制比。采用Nuvoton 0.35 μm 5 V标准CMOS工艺进行仿真,整个电路的版图尺寸为64 μm×136 μm。结果表明:电压基准源的输出基准电压为1.53 V;电源电压在3.4~5.5 V范围内,线性调整率为97.8 μV/V;PSRR在10 Hz处为-143.2 dB,在100 Hz处为-123.3 dB,在1 kHz处为103.3 dB;环境温度在-45 ℃~125 ℃范围内,平均温度系数为8.7×10-6/℃。  相似文献   

10.
一种用于平板显示系统的LVDS接口驱动电路的设计   总被引:1,自引:0,他引:1  
LVDS接口电路已成为平板显示系统信号传输的首选,被广泛应用于数字视频高速传输系统。本文设计了一个LVDS接口驱动电路,该驱动电路采用共模反馈环路使输出LVDS信号的共模电平稳定。在输入信号为800MHz情况下应用1stSilicon0.35μm CMOS混合信号工艺在Cadence Spectre环境下对驱动器电路进行了仿真,结果表明所设计的驱动电路各项技术参数完全符合LVDS标准。  相似文献   

11.
余瑞容  张启东 《电子科技》2019,32(12):11-16
针对传统电平移位电路输出电压范围不理想和不稳定的缺点,设计了一种具有高稳定性、低功耗的两级电平移位电路。该电路第一级采用固定偏置电流结构,消除NMOS与PMOS电学参数的依赖性并提高稳定性。通过引入扩宽输出电压范围的第二级电路结构,为高端PMOS提供可靠的栅驱动电压。仿真结果表明,所设计的电平移位电路实现了低压转高压功能,且输出范围满足高边栅驱动要求。该电路能较好地应用于高压电机驱动电路,实现单极性和双极性两种驱动控制。  相似文献   

12.
雷宇  方健  张波  李肇基 《半导体学报》2005,26(6):1255-1258
设计实现SOI基上带有D/A驱动的高压LDMOS功率开关电路,利用D/A变换的灵活性,运用数字电路与高压模拟电路混合设计方法,实现数字控制的耐压为300V的LDMOS功率开关电路.该功率集成电路芯片的实现,为SOI高压功率开关电路提供了一种更为方便快速的数字控制设计方法,同时也为功率系统集成电路提供了一种有效的实验验证,从而证实了功率系统集成的探索在理论上以及工程上具有一定的可行性.  相似文献   

13.
平板显示器驱动芯片高低电压转换电路   总被引:6,自引:3,他引:6  
LCD、PDP、VFD等各类平板显示器已越来越受到人们关注与喜爱,但大多数平板显示器需要专用的功率驱动芯片来驱动其发光显示,各类专用功率驱动芯片又离不开高低电压转换电路,高低电压转换电路性能的好坏直接影响到驱动芯片的稳定性和功耗等。通过比较平板显示器驱动芯片的几种典型高低压转换电路,设计出一种带有电流源的CMOS型高低压转换电路,它具有最佳的性能指标,该电路不但可以为平板显示器驱动芯片使用,还可以作为其他各类驱动芯片的高低压转换模块使用,最后给出一种具体的平板显示驱动芯片高压CMOS器件结构。  相似文献   

14.
LVDS即低压差分信号,因其固有的优点在对信号完整性及共模特性要求较高的系统中得到了越来越广泛的应用.由于非理想传输线和焊盘寄生效应的影响,输出波形有抖动且共模电压无法稳定.设计的LVDS驱动器采用一种新型预加重技术,通过引入高频极点的方法降低输出抖动,输出较为平滑的波形;而且共模反馈可以稳定共模电压.在0.18μm的工艺下,抖动减小70mV,共模电压偏移小于0.46%.  相似文献   

15.
首先建立了应变SiGe沟道PMOSFET的一维阈值电压模型,在此基础上,通过考虑沟道横向电场的影响,将其扩展到适用于短沟道的准二维阈值电压模型,与二维数值模拟结果呈现出好的符合。利用此模型,模拟分析了各结构参数对器件阈值电压的影响,并简要讨论了无Sicap层器件的阈值电压。  相似文献   

16.
PDP选址驱动芯片的HV-COMS器件设计   总被引:2,自引:0,他引:2  
设计出一种能与 0 .6μm的标准低压 CMOS工艺完全兼容的 HV-CMOS (High Voltage CMOS)结构 ,并提出了具体的工艺实现方法——单阱非外延工艺 ,该工艺能降低生产难度和成本。同时采用 TSUPREM-4对该结构进行工艺模拟 ,并用 MEDICI对该结构的电流 -电压和击穿等特性进行模拟。该结构的 HV-CMOS应用于 PDP(Plasma Display Panel)选址驱动芯片 ,能在 80 V、40 m A的工作要求下安全工作  相似文献   

17.
This paper presents a 30 V line driver for short loop subscriber line interface circuit applications. The high voltage line drivers was implemented in a low-voltage 0.8 m BiCMOS process using 30 V extended-drain MOS transistors, fully compatible with the low voltage technology. Using a Quasi-Current Mirror architecture for the output stage, the line driver is capable of delivering more than 30 mA current into the lines with an idle current as low as 1 mA, satisfying the short loop requirements. With less than 0.24 mm2 area, the circuit can be easily integrated with low-voltage circuitry on a single chip.  相似文献   

18.
设计了一款基于高压BCD工艺的内集成MOS自举电路,将其应用于高压集成电路(HVIC)。对传统的内集成MOS自举电路进行改进,该改进版内置MOS自举电路集成升压控制模块,实现在HVIC通电后屏蔽HVIC输入信号,并通过集成的升压电路将自举电容电压充到预期值,解决了以往使用传统的内置MOS自举功能时,因充电速度慢、充电电压低所导致的触发HVIC欠压保护和电器频繁停机问题。基于SMIC 3μm BCD工艺对所设计的自举电路的HVIC进行流片验证。测试结果表明,升压电路将HVIC供电电压从15 V升高至16.4 V,自举电容电压可达到预期值,同时实现了替代外接自举二极管或通过SOI工艺内置自举二极管的自举功能。  相似文献   

19.
中小屏幕TFT-LCD驱动芯片的输出缓冲电路   总被引:2,自引:3,他引:2  
魏廷存  丁行波  高德远 《半导体学报》2006,27(12):2214-2219
在分析中小屏幕TFT-LCD驱动芯片的负荷特性的基础上,提出了一种新型的驱动电压输出缓冲电路结构.通过负反馈动态控制输出级的工作状态,具有交替提供拉电流和灌电流的驱动能力,可有效抑制输出电压的波动.与传统的两级运算放大器电路相比,该电路结构简单,稳定性能好,降低了静态功耗并节省了芯片面积.采用0.25μm CMOS工艺设计并实现了两种不同输出电压的缓冲电路.HSPICE仿真结果表明,输出电压缓冲电路的静态电流为3μA,Offset电压小于±2mV.同时,当TFT-LCD的驱动电压在-8~ 16V之间切换时,输出电压的波动范围小于±0.4V,输出电压的恢复时间小于7μs.经对工程样片的测试知,其性能完全满足中小屏幕TFT-LCD驱动控制芯片的要求.  相似文献   

20.
魏廷存  丁行波  高德远 《半导体学报》2006,27(12):2214-2219
在分析中小屏幕TFT-LCD驱动芯片的负荷特性的基础上,提出了一种新型的驱动电压输出缓冲电路结构.通过负反馈动态控制输出级的工作状态,具有交替提供拉电流和灌电流的驱动能力,可有效抑制输出电压的波动.与传统的两级运算放大器电路相比,该电路结构简单,稳定性能好,降低了静态功耗并节省了芯片面积.采用0.25μm CMOS工艺设计并实现了两种不同输出电压的缓冲电路.HSPICE仿真结果表明,输出电压缓冲电路的静态电流为3μA,Offset电压小于±2mV.同时,当TFT-LCD的驱动电压在-8~+16V之间切换时,输出电压的波动范围小于±0.4V,输出电压的恢复时间小于7μs.经对工程样片的测试知,其性能完全满足中小屏幕TFT-LCD驱动控制芯片的要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号