共查询到11条相似文献,搜索用时 46 毫秒
1.
本文分析了移位型计数器不能自启动的原因,在此基础上提出了基于多码状态分配的能自启动的移位型计数器的设计方法.该方法避免了二次设计 ,具有设计简捷及电路较为简单等优点. 相似文献
2.
马敬敏 《浙江大学学报(理学版)》2013,40(1):47-50
分析了扭环形计数器工作时的状态转换过程,分析了集成移位寄存器的逻辑功能,提出了用集成移位寄存器74LS194构成扭环形计数器的一些新的设计方案,即移位寄存器的状态变化在右移移位或并行输入符合右移规律的数码、反馈实现取反循环移位的基础上,对任何一位触发器的激励函数进行逻辑修改,可实现扭环形计数器自启动设计.所述方法的创新点是提出了MSI集成移位寄存器改变应用方向的逻辑修改方法. 相似文献
3.
本文利用三值D型触发器和三值置态型触发器,提出了对三值移位寄存器和三值环形计数器的电路设计.讨论表明所设计的电路在结构和功能上与二值电路均有很好的对应关系,同时还揭示了三值环形计数器的各种结构与三值变量的极性变换有关. 相似文献
4.
三值移位寄存器与三值环形计数器 总被引:1,自引:0,他引:1
本文利用三值D型触发器和三值置态型触发器,提出了对三值移位寄存器和三值环形计数器的电路设计.讨论表明所设计的电路在结构和功能上与二值电路均有很好的对应关系,同时还揭示了三值环形计数器的各种结构与三值变量的极性变换有关. 相似文献
5.
在分析二值移位型计数器的设计方法的基础上,利用多值电路的高信息密度,提出了三值移位型计数器的设计,运用该方法可以设计任意进制的三值移位型计数器,并且通过选择最佳设计方案找到最简单的控制逻辑电路。 相似文献
6.
分析和讨论了基于全状态图的多值移位型计数器的设计方法,指出了当将该方法用于更多值的移位型计数器的设计时,将变得非常复杂,失去了直观性和方便性的特点.提出了多值全状态表及基于全状态表的多值移位型计数器设计方法.此方法能解决上述问题,并给出了二变量四值移位型计数器的设计实例. 相似文献
7.
任骏原 《浙江大学学报(理学版)》2010,37(4):425-427
分析了JK触发器的激励函数和次态函数的关系并在卡诺图上建立二者的联系,提出了在触发器的次态卡诺图上直接求解最小化J、K激励函数的方法,讨论了无效状态的赋值问题及自启动设计方法,对简化时序逻辑电路的设计过程具有实用意义. 相似文献
8.
基于绝热多米诺逻辑的三值移位寄存器设计 总被引:1,自引:1,他引:0
通过对三值移位寄存器和绝热多米诺电路的研究,提出了一种具有左移右移并入并出功能的三值绝热多米诺移位寄存器的设计方案.首先根据开关信号理论设计了具有复位功能的三值绝热多米诺D触发器,实现寄存器移位寄存功能;然后设计了具有数据选择功能的T运算电路,此电路具有3种切换功能;最后在此基础上进一步设计了4位三值绝热多米诺移位寄存器,实现三值绝热多米诺移位寄存器的级联.经HSPICE仿真验证,所设计的电路具有正确的逻辑功能及显著的低功耗特性. 相似文献
9.
从消除时钟信号冗余跳变而致的无效功耗的要求出发,提出双边沿移位寄存器的设计思想.该移位寄存器的功能已用PSPICE程序模拟验证.使用该移位寄存器设计双边沿移位计数器的实例被演示.对模拟所得数据的计算结果表明,与实现相同功能的单边沿移位寄存器相比,由于工作频率减半,双边沿移位寄存器的功耗有明显降低 相似文献
10.
无自启动能力的时序电路是没有实用价值的,通过对传统设计中利用无关项化简逻辑函数实质的分析,提出了多码状态分配技术,实例设计表明,该技术不但可解决时序电路设计中存在的自启动问题,而且具有综合方法简单,易获得简单的电路。 相似文献
11.
通过对电路三要素(信号、网络和负载)理论和五值代数理论的研究,提出了四值D触发器的元件级结构设计方案.根据可逆计数器的功能特性,采用该四值D触发器设计了具有复位功能的四值同步可逆计数器.PSPICE模拟验证所设计的电路具有正确的逻辑功能. 相似文献