共查询到19条相似文献,搜索用时 62 毫秒
1.
帧同步是数字同步复接设备中的重要部分。本文采用FPGA设计了一种基于同步状态机的帧同步检测电路,具有帧同步的前方保护和后方保护以及接收端的定时功能,可以集成在一片FPGA芯片内,用于数字通信系统收端的帧同步和定时。 相似文献
2.
3.
针对同步设备与异步设备之间进行串行通信时经常存在的转换问题,提出一种采用复杂可编程逻辑器件(CPLD)实现的解决方法,并详细介绍了具体实现过程,通过实践证明,该方法灵活方便,可靠性高,可以满足一般工程应用的要求。 相似文献
4.
5.
以双机热备安全播出系统的研究为背景,提出了一种基于同步信息串口通信的双机备播同步算法。该算法充分利用被播媒体的可数字化同步信息作为播出进度同步控制参数的参考,可对多种格式数字媒体提供广泛支持;算法复杂度低,通用性强,并有效利用了主机的串口资源,无须额外硬件支持,软件仿真有效。 相似文献
6.
为降低设计成本,缩短设计周期,提出一种基于VHDL的洗衣机控制器的设计方案.该方案采用模块化的设计思想,并使用状态机完成控制模块的设计.整个系统在QuartusⅡ开发平台上完成设计、编译和仿真,并在FPGA硬件实验箱上进行测试.仿真波形和测试结果均表明该设计方案切实可行. 相似文献
7.
8.
9.
10.
用FPGA实现异步串口与同步串口的转换 总被引:1,自引:0,他引:1
美国TI公司的TMS320C64xx系列DSP芯片的McBSP同步串口不具备与UART(通用异步收发器)异步串口直接通信的能力,为了解决这个问题,扩展DSP芯片的使用范围,文中介绍了一种新的用FPGA(现场可编程门阵列)来实现McBSP同步串口与UART异步串口之间相互转换的方法,通过必要的硬件连接和VHDL软件编程,实现了两种串口的转换,经测试,数据传输正确可靠。 相似文献
11.
三线制同步串行通信控制器接口设计 总被引:1,自引:0,他引:1
为解决没有三线制同步串口的微处理器与外围串行设备通信困难的问题,通过研究三线制同步串行通信的机理,首先构建基于传统设计所实现的硬件电路接口,然后利用可编程逻辑器件PLD,设计基于CPLD/FPGA的三线制同步串行通信控制嚣通用接口.通过对各功能模块的详细介绍,实现硬件电路的小型化和灵活移植性,减小了整个系统的体积和功耗.经实际项目使用,结果表明基于该接口结构实现了微处理器与外围串行设备间的三线制同步串行通信的功能. 相似文献
12.
串行接口时钟芯片在电子系统中有着广泛的应用;介绍一种基于FPGA的多功能实时时钟芯片的设计方法,该芯片通过串行接口与外围通信;内置时钟提供了年、月、日、周、时、分、秒等信息,采用格雷码分频能减少系统功耗,内置RAM可以存储临时信息;仿真结果达到提出的要求,可以采用CSMC的0.6μm工艺进行流片。 相似文献
13.
基于FPGA的高速同步串行总线设计 总被引:2,自引:2,他引:0
为了实现高速同步串行总线设计,提出了基于FPGA使用硬件描述语言实现同步串行总线通信的方法,同时在工程应用中验证了其高速率和高可靠性的总线传输特性,为提高SRU(场内可更换单元)级之间总线速率提供参考。 相似文献
14.
一种基于PCI总线串行接口的实现 总被引:2,自引:0,他引:2
外部设备互连(PCI)总线广泛应用于计算机系统中,是目前主流总线标准.文中介绍了PCI总线的特点、总线信号和传输协议,并根据PCI总线传输特点,给出了利用PCI专用接口芯片S5920和FPGA实现串行接口扩展卡的设计实例. 相似文献
15.
Turbo乘积码是一种性能卓越的前向纠错码,具有译码复杂度低,且在低信噪比时可以获得近似最优的性能。介绍基于Chase算法的Turbo乘积码软入软出(SISO)迭代译码算法,提出基于VHDL硬件描述语言的TPC译码器设计方案,并在FPGA芯片上进行了仿真和验证。仿真结果证明该译码器有很大的实用性和灵活性。 相似文献
16.
17.
18.