首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 78 毫秒
1.
基于FPGA的直接数字频率合成器的实现   总被引:7,自引:0,他引:7  
由于直接数字频率合成器(DDS)具有其它频率合成器无法比拟的优势而受到青睐。介绍了DDS的基本原理和特点,以及利用现场可编程门阵列(FPGA)实现DDS的过程,给出了基于MATLAB仿真语言的波形仿真结果,利用FPGA器件设计DDS,大大地简化了电路设计过程,缩短了调试时间,提高了可靠性,FPGA的可编程性为修改、添加和优化DDS的功能提供了方便。  相似文献   

2.
DDS是从相位概念出发直接合成所需波形的一种频率合成技术,其输出频率高达几百MHz,并具有工作频率范围宽、频率分辨力极高、频率转换时间极短、可任意输出波形以及数字调制性能好等特性。文中给出了用FPGA和MAX+PlusⅡ软件的DDS技术来设计正弦、余弦、三角波、锯齿波波形发生器的具体方法,给出了用MATLAB软件对各波形的仿真结果。  相似文献   

3.
本文介绍了利用Altera的FPGA器件(ACEXEP1K50)实现直接数字频率合成器的工作原理、设计思路、电路结构和改进优化方法。  相似文献   

4.
基于FPGA的直接数字频率合成器的设计和实现   总被引:2,自引:0,他引:2  
本文介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思路、电路结构和改进优化方法.  相似文献   

5.
基于FPGA的直接频率合成器的设计和实现   总被引:3,自引:0,他引:3  
介绍了Altera公司的FPGA器件ACEX EP1K50的主要特点,给出了由ACEX EP1K50实现直接数字频率合成的工作原理,设计思路,电路结构和改进优化方法。  相似文献   

6.
一种高速低功耗直接数字频率合成器的设计与实现   总被引:5,自引:1,他引:5  
郭军朝  王森章 《微电子学》2004,34(5):572-574
根据直接数字频率综合(DDS)的原理,采用各种优化技术,设计了一种高速低功耗直接数字频率合成器。详细介绍了电路结构及优化方法。电路采用Xilinx公司的Virtex器件实现,取得了较好的整体性能。  相似文献   

7.
基于FPGA的直接数字频率合成器的设计和实现   总被引:1,自引:0,他引:1  
介绍了Altera公司的FPGA器件ACEXEP1K50的主要特点 ,给出了由ACEXEP1K50实现直接数字频率合成的工作原理、设计思路、电路结构和改进优化方法。  相似文献   

8.
现代直接数字频率合成技术在通信及信号处理中应用广泛。使用FPGA的设计方案较之专用芯片有着设计灵活、可定执行强的特点。介绍了在FPGA中实现DDFS的算法原理以及如何结合PLD设计的优化方法选取合适的设计参数,并最终通过VHDL语言和Quartus II软件在Altera公司的ACEX EP1K30器件上的设计实现过程。设计使用Quartus II软件完成时序仿真,并使用MATLAB编写了最终的模拟仿真程序。  相似文献   

9.
FPGA实现的直接数字频率合成器   总被引:9,自引:0,他引:9  
姜萍  王建新  吉训生 《电子工程师》2002,28(5):43-44,47
描述了直接数字频率合成器(DDS)的原理和特点,并给出了用FPGA实现DDS的方法及仿真结果。  相似文献   

10.
DDs因其频率转换时间短,分辨率高,相噪低,输出相位连续等特点,在全数字化结构的雷达、通信系统中得到广泛的应用.本文从直接数字频率合成器的基本原理出发,介绍了一种基于FPGA的DDS设计方法,在给出相关参数的基础上对系统进行了仿真分析,仿真结果表明系统达到设计指标.  相似文献   

11.
直接数字频率合成器在FPGA中的设计与实现   总被引:2,自引:0,他引:2  
介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理、电路结构、优化方法等.重点介绍DDS技术在FPGA中的实现方法,给出了部分VHDL源程序.FPGA采用ALTERA公司的ACEX系列芯片EP1K30TC-144. 采用该方法设计的DDS系统可以很容易地嵌入到其他系统中而不用外接专用DDS芯片,具有高性能、高性价比,电路结构简单等特点.  相似文献   

12.
本文将FPGA器件和DDS技术相结合,确定了FPGA器件的整体设计方案。笔者利用FPGA器件规模大、设计灵活方便的特点,分析研究了用FPGA器件实现DDS系统的方法,并对其关键技术进行了优化处理,采用流水线结构的相位累加器设计和FPGA内嵌的波形存储器设计,在Quartus II软件中采用基于硬件描述语言(VHDL)的自顶向下的设计方法来完成仿真实验。  相似文献   

13.
为了产生稳定激励信号的目的,采用Verilog硬件语言在FPGA上实现了数字频率合成器的设计,该设计包括累加器、波形存储器、AD转换、低通滤波器等;对累加器、波形存储器都进行了仿真,并下载到FPGA中,经A/D转换,滤波,获得了稳定的正弦激励信号。本设计只实现了正弦信号设计,通过对波形存储器数据改变,可以实现任意波形的输出。  相似文献   

14.
直接数字频率合成器的PFGA实现   总被引:2,自引:1,他引:1  
系统采用Xilinx公司生产的型号为XC3S200的FPGA芯片和Maxim公司、生产的型号为MAX5885的专用D/A芯片,利用直接数字频率合成技术,通过Xilinx公司的ISE9.2开发软件,完成DDS核心部分即相位累加器和ROM查找表的设计。可得到相位连续、频率可变的信号。经过电路设计和模块仿真,验证了设计的正确性。由于FPGA的可编程性,使得修改和优化DDS的功能非常快捷。  相似文献   

15.
生物电阻抗扫描成像技术在妇女乳腺癌早期检查中要求采用高精度、多频率、相位可控的正弦激励源信号,输入到人体组织,通过检测响应信号来获取癌变组织的生理和病理信息。介绍了EIS(电阻抗扫描)的基本概念,重点介绍利用FPGA(现场可编程门阵列)实现DDS(直接数字频率合成)的原理;同时结合周期合成技术完成对激励信号和响应信号的采样,以满足EIS中成像需要,并给出了关键性Verilog代码。采用该方法设计的EIS激励源可以很容易地嵌入到EIS控制系统中,而不用专用DDS芯片,具有高性能、高性价比、电路结构简单等特点。  相似文献   

16.
吴进 《电讯技术》2011,51(4):60-63
利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的三相正弦信号发生器.正弦调制波的产生采用查表法,仅将1/4周期的正弦波数据存入ROM中,减少了系统的硬件开销.仿真和电路测试表明,输出波形完全达到了技术要求,证明了设计的正确性和可行性.  相似文献   

17.
一种高速直接数字频率合成器及其FPGA实现   总被引:6,自引:1,他引:5  
唐长文  闵昊 《微电子学》2001,31(6):451-454
介绍了一种用于QAM调制和解调的直接数字频率合成器,该电路同时输出10位正弦和余弦两种波形,系统时钟频率为50MHz,信号的谐波小于-72dB。输出信号的范围为DC到25MHz,信号频率步长为0.0116Hz,相应的转换速度为20ns,建立时间延迟为4个时种。直接数字合成器(DDFS)采用一种有效查找表的方式生成正弦函数,为了降低ROM的大小,采用了1/8正弦波形函数压缩算法。直接数字频率合成器的数字部分由Xilinx FPGA实现,最后通过数模转换器输出。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号