共查询到19条相似文献,搜索用时 109 毫秒
1.
基于DDS(直接数字频率合成器)的原理,采用XILINX公司的软件system generator,搭建了基于CORDIC算法的全流水线DDS系统,它不仅比传统查找表式的DDS系统节省了大量存储器资源,达到较高的运算速度,而且利用较新的DSP工具实现了系统的快速设计。 相似文献
2.
3.
基于System Generator的Gardner算法设计与实现 总被引:1,自引:0,他引:1
采用Gardner算法,对QPSK调制解调系统中的位同步系统进行设计与实现,大大提高了系统性能和资源利用率.重点阐述采用FPGA开发环境System Generator系统设计工具进行位同步设计与实现的方法,并在Lyrtech SFF SDR DP(Lyrtech 小型软件无线电开发平台)上进行硬件协同仿真与验证,同时给出了相应的仿真波形.仿真结果在软件无线电技术及应用方面有着重要的理论研究价值,在开发设计上可大幅度地缩短开发周期,节约成本. 相似文献
4.
基于FPGA的DDS设计 总被引:1,自引:0,他引:1
利用现场可编程门阵列(FPGA)设计并实现直接数字频率合成器(DDS).结合DDS的结构和原理,给出系统设计方法,并推导得到参考频率与输出频率闻的关系.DDS具有高稳定度,高分辨率和高转换速度,同时利用Altera公司FPGA内的Nios软核设置和显示输出频率,方便且集成度高. 相似文献
5.
6.
基于高性能FPGA实现的DDS电路是某些对于控制方式、置频速率等方面有特殊要求场合的最佳选择。通过把DDS的核心部件——相位累加器改进为回旋相位累加器,使得存储波形数据的ROM空间降低50%,频率分辨率提升了1倍。另外,在QuartusⅡ,VC与Labwindows/CVI的混合仿真环境下,使得设计完全避免了硬件平台的限制,增加了硬件实现的成功率。 相似文献
7.
基于FPGA的直接数字频率合成器的设计和实现 总被引:2,自引:0,他引:2
介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思路、电路结构和改进优化方法。 相似文献
9.
通信系统的振幅键控(ASK)、移频键控(FSK)和移相键控(PSK)是数字调制的3种基本信号形式。为了提高系统的静态可重复编程和动态在系统重构的特性,采用Altera公司的DSP Builder开发软件和直接数字频率合成技术,介绍了一种基于FPGA的通用调制器的软件设计过程,整个系统便于编程、修改以及升级改进。 相似文献
10.
11.
12.
根据现代电子系统对信号源的频率稳定度、准确度及分辨率越来越高的要求,结合直接数字式频率合成器(DDS)的优点,利用FPGA芯片的可编程性和实现方案易改动的特点,提出了一种基于FPGA和DDS技术的任意波形发生器设计方案。采用VHDL和原理图输入方式,在QuartusⅡ平台下实现该设计的综合和仿真,用Matlab对仿真数据进行处理及显示,验证了设计的正确性。通过设置参数可以灵活控制输出频率和分辨率。 相似文献
13.
14.
基于FPGA和DDS技术的正弦信号发生器设计 总被引:2,自引:0,他引:2
该系统由FPGA、单片机控制模块、键盘、LED显示组成,采用直接数字频率合成(DDS),D/A以及实时计算波形值等技术,设计出具有频率设置功能,频率步进为100 Hz,频率范围为1 kHz-10 MHz之间正弦信号发生器。该系统的频率范围宽,步进小,频率精度较高。 相似文献
15.
本文介绍了DDS(直接数字频率合成)的基本原理,对其组成部分进行了理论分析,并在ISE7.1开发平台下,采用VHDL语言进行了DDS行为描述,采用ModelSim软件进行仿真,实现了一个可重载的DDSIP核,能够得到正弦波、三角波、锯齿波和矩形波信号,信号频率可以根据设置任意改变。本文对设计构架和各子模块以及仿真结果均有详细说明。 相似文献
16.
17.
18.
19.
利用CPLD在高速数据处理方面的特点设计出以VHDL硬件描述语言为设计输入,以ALTERA公司的EPM7256芯片为设计载体,基于DDS技术的任意波形信号发生器。该信号发生器能同时输出两路信号,输出信号的频率和两路输出信号之间的相位差可以步进调整。通过Max Plus开发软件的时序分析表明,该设计具有高精度的频率和相位调节能力,相位调整的分辨率为12位,频率调整的分辨率为32位。实测结果表明,所讨论的方法和研制的系统是可行的、有效的。 相似文献