共查询到18条相似文献,搜索用时 84 毫秒
1.
2.
在介绍了FIFO芯片基本结构和功能的基础上 ,介绍了一个有极大深度的高速先入先出(FIFO)存储器芯片IDT72V3680的功能特点和应用要点 ,给出了其在基于PCI总线的高速数据传输系统的运用实例以及与PCI总线的接口电路 相似文献
3.
介绍了IDT70261的结构特点和基本功能,详细阐述了IDT70261的忙仲裁逻辑、双边中断逻辑和标识器逻辑,给出了一种基于IDT70261的TMS320LF240X和TMS320C54X之间高速实时通信接口设计以及软件实现方案。 相似文献
4.
本文就ADSP-2181的基本结构与性能做一简要介绍,然后根据我们开发的一种数据采集处理卡,介绍一下ADSP-2181在实际中的应用,最后就应用该信号处理器中所应注意的一些问题谈几点体会. 相似文献
5.
6.
7.
本文就ADSP-2181的基本结构与性能做一简要介绍,然后根据我们开发的一种数据采集处理卡,介绍一下ADSP-2181在实际中的应用,最后就应用该信号处理器中所应注意的一些问题谈几点体会。 相似文献
8.
9.
研究了一种以数字信号处理器(DSP)为核心的高速多通道数据采集系统,详细讨论了该数据系统的结构与软、硬件实现,分析了计算机并口处于EPP模式下和DSP进行通讯的原理,设计了在EPP模式下采用FIFO实现高速数据传输的电路,并论述了数据采集软件开发中的若干关键技术。现场运行表明,该数据采集系统具有速度快、控制方便、可靠性高等优点。 相似文献
10.
为了满足数据采集及信号处理系统中对数据实时性的要求,采用TMS320VC5509为中心处理器,并对A/D转换、电源及复位电路、时钟电路、JTAG仿真电路等外围硬件进行了设计,使其能够在高速采样信号下,及时对数据进行处理,达到系统对处理速度的要求,实现了一种基于DSP的高速数据采集系统设计。 相似文献
11.
在HDTV(高清晰度电视)编码器中,用MPEGZ对输入视频流进行压缩而输出是压缩的HDTV视频图像。FIFO(先进先出)存储器可用在HDTV编码器通路不同点上,主要是提供频率耦合。FIFO设置为×9和×18配置,连接成1M深的存储体。FIFO写和读时钟为27MHz~74MHz。FIFO读和写操作同时执行。HDTV需要有高性能的基础部件,如音频和视频压缩器。为使HDTV广播信号适合FCC所标定的频谱,需要对数字视频像素数据进行压缩。与一般数字化NTSC格式电视信号相比;HDTV像素取样率和图像密度… 相似文献
12.
针对当前实现高精度、高速、高存储深度的数据处理已成为电子行业亟待解决的关键问题,通过对现在几种常用的存储器进行比较,对DDR SDRAM的基本原理及其在实现高速、高存储深度的数据处理中的应用进行了介绍,最后给出结合DDR SDRAM实现高速数据采集系统的设计流程。 相似文献
13.
高速高性能数据采集系统的实现方法 总被引:3,自引:0,他引:3
介绍了AD9240和FPGA在高速、高性能数据采集系统中的应用方法,讨论了如何运用多片高速A/D变换器AD9240同时对多路模拟信号进行数据采集,以及使用现场可编程逻辑器件FPGA实现时序控制和实时数据存储的方法,给出了构成数据采集系统的基本原理框图和测试结果。介绍的数据采集系统具有极佳的性能和广泛的适用性。 相似文献
14.
15.
超高速数据采集系统在超宽带雷达中的应用 总被引:1,自引:0,他引:1
以超宽带雷达应用为背景,提出了超高速实时直接射频采样方案。对系统设计和高速PCB设计技术进行了详细的分析。测试结果和实际应用表明,该超高速采集系统可以实现对超宽带雷达信号的高速高精度实时稳定的采集。它的实现对宽频带雷达信号处理具有重要的意义。 相似文献
16.
17.