共查询到20条相似文献,搜索用时 31 毫秒
1.
作为CCITT推荐的码型之一,HDB3码消除了NRZ码的直流成分,具有时钟恢复和更好的抗干扰性能,更适合于长距离信道传输,具有较强的检错能力,方便提取位定时信息。文章在讨论HDB3编译码原理的基础上,基于System View设计了HDB3编码器。 相似文献
2.
探讨了运用SystemView软件,从图形化的工具和数字化的指标入手,抛开传统滤波器设计中繁琐的计算与变换,直接快速实现在数字存储示波器中,为了消除前端系统本身的噪声而设计的FIR数字滤波器。并且运用SystemView软件的分析工具,对所设计的FIR数字滤波器的幅频特性、相频特性、阻带衰减、通带纹波等性能进行了分析。通过分析报表和特性图形显示所设计的FIR数字滤波器技术指标完全满足数字存储示波器系统的技术要求。 相似文献
3.
基于FPGA的FIR滤波器的设计与实现 总被引:3,自引:1,他引:2
提出了一种基于FPGA的FIR滤波器设计方案.介绍了基于FPGA的FIR滤波器的数字信号处理的算法设计,采用直接型的基本结构来设计,通过1位乘以8位的乘法,然后再移位相加的方法即可得到结果,其运算效率明显提高,并结合先进的EDA软件进行高效的设计和实现,并给出了用Max+PlusⅡ运行的仿真结果.该设计对FPGA硬件资源的利用高效合理,用VHDL编程,在FPGA中实现了高采样率的FIR滤波器. 相似文献
4.
运用System View软件对MSK调制解调信号进行仿真。仿真根据MSK的原理框图进行模块的选择和连接、设置参数、系统的设计、给出主要部分的仿真结果,与理论结果进行对比,确定仿真结果的准确性。 相似文献
5.
本文以振幅调制为例,介绍了System View仿真技术在通信技术中的应用,并将System View仿真技术采用开放实训、选修课、协会、讲座等多种形式推广应用。 相似文献
6.
System Generator for DSP是Xilinx公司开发的基于Matlab的DSP开发工具,同时也是一个基于FPGA的信号处理建模和设计工具.本文介绍了在Matlab中使用SystemGenerator for DSP实现FPGA硬件设计的方法,同时利用System Generator实现了FIR滤波器的设计,从而给出了FIR滤波器设计的一种新途径.设计结果表明:该方法具有操作简单,设计灵活,效率高等优点. 相似文献
7.
8.
讨论了在通信实验中广泛应用的两EDA软件,SystemView与MAX+PLUSⅡ,分别论述了它们的特点和设计流程。作为对比,在实例中,分别用这两种软件解决相同通信问题,以期在具体的实现过程中,找到它们的区别与互补之处,从而更好的为通信实验服务。最后提出了对于通信实验应用EDA软件的相关建议。 相似文献
9.
FPGA是数字信号处理的理想器件,数字信号处理涉及到大量滤波器的设计与实现。本文详细介绍了基于System Generator的数字滤波器的设计与实现,并且根据FPGA的特性对滤波器进行了优化。 相似文献
10.
介绍了一种基于数学优化算法的二阶有源开关电容(SC)标准模块电路级联实现的开关电容滤波器(SCF)电容自动综合方法,它克服了传统设计方法动态范围小,敏感度高,电容比大的缺点,可以满意地设计低通,高通,带通和带阻等各种滤波器。 相似文献
11.
BBD器件是一种MOS结构的电荷模拟移位寄存器,它可以完成对模拟信号的精确延迟。文章以BBD器件为基础,设计出了基于BBD的递归滤波器电路,并分析了原理和性能特点。 相似文献
12.
System View软件是一个系统级的数字仿真环境,它提供了友好的界面和功能齐全的分析工具。GPS信号是对扩频码进行调制生成的BPSK信号,所以对GPS信号的接收包括解调和解扩两个环节,为保证载频和信号同步,需要用锁相环和码进行锁定。本文介绍了如何用System View软件对GPS解扩解调通道进行仿真。 相似文献
13.
模拟集成电路的特点及设计平台 总被引:4,自引:0,他引:4
讨论了常规和射频模拟集成电路(IC)设计和工艺的特点,介绍了模拟集成电路设计平台,着重论述了电子设计自动化的软件工具、硬件平台,以及设计与工艺接口的设计数据库。详细介绍了模拟IC及RFIC的设计流程和工艺设计包。 相似文献
14.
15.
16.
基于Matlab的模拟滤波器设计与仿真 总被引:1,自引:0,他引:1
巴特沃思、切比雪夫模拟低通滤波器通常是设计模拟高通、带通和带阻滤波器的原型,先按给定频率响应巴特沃思、切比雪夫低通Ha(s)逼近,然后由选定Ha(s)实现二端口网络的电路结构和参数值。在此对达林顿T型和П型电路结构的滤波器元件参数进行了编程计算,并对其系统函数的幅频特性进行仿真。仿真结果符合设计要求,该方法便捷,程序具有可扩展性。 相似文献
17.
基于FPGA的IIR数字滤波器的实现 总被引:1,自引:0,他引:1
数字信号处理在科学和工程技术许多领域中得到广泛的应用,与FIR数字滤波器相比,IIR数字滤波器可以用较低的阶数获得较高的选择性,本文采用一种基于FPGA的IIR数字滤波器的设计方案,首先分析了IIR数字滤波器的原理及设计方法,然后通过MAX+PLUSⅡ的设计平台,采用自顶向下的模块化设计思想将整个IIR数字滤波器分为:时序控制、延时、补码乘加和累加4个功能模块。分别对各模块采用VHDL进行描述后,进行了仿真和综合。仿真结果表明,本课题所设计的IIR数字滤波器运算速度较快,系数改变灵活,有较好的参考价值。 相似文献
18.
19.
利用SystemView中自定义模块的功能,可实现复杂或专用的算法功能。分析了该功能的生成及调用方法,结合VC^ 6.0设计了一个抑制载波调幅的实例,可作为用户编制自定义模块的参考。 相似文献
20.