共查询到20条相似文献,搜索用时 78 毫秒
1.
着重分析了微型点阵打印机点阵图样打印输出功能,详细介绍了为其扩展二维曲线绘制功能的软件程序设计方法,为今后更好地应用该型号打印机奠定了基础。 相似文献
2.
基于FPGA的CCD驱动电路的设计 总被引:1,自引:0,他引:1
CCD驱动电路的设计是CCD器件应用的一个重点。Ahem公司的MAX+PlusⅡ软件开发系统功能强大,使用VHDL设计的基于FleA的CCD驱动电路结构简单,设计灵活,便于修改和调试,性能稳定。 相似文献
3.
本文用adiabatic charge和energy recovery低功耗技术设计了LCOS微型显示器的驱动电路,并介绍了cadence的仿真结果和版图结构。 相似文献
4.
本文设计了以AT89S52为核心的微型打印机接口硬件,介绍了AT89S52单片机接口转换电路及微打的串行通信方法,此方法也可应用于其它类型的微型打印机及串行通信场合。系统可以无须通过微机直接打印,具有硬件构成简单、成本低、通信可靠的特点。 相似文献
5.
本文基于步进电机驱动原理,通过对转向控制模块的分析,采用FPGA流水线设计理念,以VHDL为硬件描述语言,利用Quartus II软件,实现步进电机驱动的设计。经实验验证,系统性能稳定、实现速度快、能有效节约硬件资源、安全性较好。 相似文献
6.
本文设计了以AT89S52为核心的微型打印机接口硬件,介绍了AT89S52单片机接口转换电路及微打的串行通信方法,此方法也可应用于其它类型的微型打印机及串行通信场合。系统可以无须通过微机直接打印,具有硬件构成简单、成本低、通信可靠的特点。 相似文献
7.
介绍了TP—μP微型打印机、PP—40描绘器与单片机8031的接口电路和程序编写方法,同时介绍了单片机8031在PP—40上写汉字的一种新方法。 相似文献
8.
线阵CCD广泛应用于测量和图像采集中,其驱动电路和驱动信号对系统工作稳定性有重要的影响.在分析TCD1206SUP线阵CCD驱动时序信号基础上,采用VHDL语言,结合Quar-tusⅡ7.2软件平台,设计以FPGA为核心的工作电路.在外部控制端选择下,该系统可以多种不同的频率工作,比传统的外部分频驱动电路更简单,性能更稳定,实用性强,调节方便. 相似文献
9.
EDA技术的广泛应用大大缩短了电子产品的开发周期。在分析逻辑分析仪工作原理的基础上,讨论了其触发电路模块的工作原理及其FPGA的实现方法,并给出了部分电路的程序设计及仿真结果。 相似文献
10.
本文介绍一种基于SVA(System Verilog Assertion)的FPGA接口时序验证实现方法,此方法以FPGA接口下级芯片的手册为基础,将手册中接口时序条件转换成SVA断言,并且在验证运行过程中,自动监测接口信号时序以到自动验证FPGA接口时序的目的。 相似文献
11.
针对动态同步存储器在高速运行时出现的读写错误,设计了一种自动测试仪,允许自动改变电压,自动调整同步内存的参数,通过大量数据读写内存来确定故障芯片对哪种参数比较敏感,从而确定测试方案。 相似文献
12.
基于DSP和FPGA的异步串口UART的工作原理和软、硬件设计.采用DSP作为处理器,将UART的核心功能嵌入到PFGA内部,并利用DSP的EDMA功能完成FPGA内部FIFO和DSP内部RAM中乒乓缓冲器之间的数据传输.使用VHDL硬件描述语言对PFGA进行编程,并在Quartus Ⅱ 7.2中完成了时序仿真,最后在Altera的CYCLONE系列FPGA上下载实现,验证了用FPGA实现串口通信的可行性. 相似文献
13.
本文针对硬盘发生故障导致数据丢失的情况,采用FPGA设计了硬盘数据恢复仪,它能够根据用户输入的文件名自动查找到该文件,并且通过异步FIFO和DMA传输到备份硬盘上,实现故障硬盘的数据快速恢复。 相似文献
14.
介绍了一种改进的基于FPGA小数分频器的分频原理及电路设计,采用了模块化和参数化的设计方法,利用半整数和整数双模代替原有的整数双模来综合实现小数分频器,由该方案设计的小数分频器。在硬件成本几乎没有增加的情况下,抖动、理论同步周期、最大误差性能方面都有所提高,因此可以广泛应用于数字电路的系统设计中。 相似文献
15.
针对旋转编码器角度测量与步进电机控制的特点,介绍了一种基于FPGA为核心器件,运用VHDL硬件描述语言在FPGA中实现旋转编码器倍频、辨向、计数的功能,旋转编码器为角度传感器以及步进电机为驱动的自平衡控制器设计的方法。整个系统利用Quartus编程软件仿真分析正确,硬件实验平台验证该系统运行稳定、测量准确。 相似文献
16.
17.
基于FPGA的高速A/D转换控制模块的设计 总被引:2,自引:0,他引:2
采用FPGA器件EPF 10K 10LC 84-4实现了对高速A/D转换芯片TLC 5540的实时采样控制,并利用片内嵌入式阵列块-EAB作为F IFO缓冲器进行高速采样数据存储,完成数据的缓冲、处理、传输等功能.该模块可广泛应用于通信、打印机、数字电视等设备中. 相似文献
18.
运用VHDL硬件描述语言以及Max-plus软件平台,采用超前滞后型全数字锁相环提取位同步时钟的方法,设计了一种基于全数字锁相环的曼彻斯特编译码电路,给出了详细的设计过程和波形仿真,并在GW48-CK实验平台上进行了下载验证. 相似文献
19.
介绍了数字系统自上而下的设计思想以及 FPGA和 VHDL的基本特点 ,并根据 RS编码器原理 ,按照自上而下的思想 ,利用 VHDL 在 FPGA芯片上实现了 RS编码器 相似文献
20.
一种适合FPGA实现的开平方算法 总被引:4,自引:0,他引:4
随着嵌入式等实时系统技术的发展,越来越多的数字信号处理要求将开平方等运算用硬件实现.本文介绍了一种改进的不恢复余数的开平方算法,分析了它的一些优点,用VHDL语言在Xilinx公司的FPGA器件上实现了该算法;分别设计了被开方数是16位和8位的电路,并进行了比较.实验结果表明,与其他算法比较,改进的不恢复余数的开平方算法具有输出延时小和占用资源少的优点,同时随着被开方数的增加,最高频率下降幅度不大,具有较好的实用价值. 相似文献