共查询到18条相似文献,搜索用时 125 毫秒
1.
2.
阐述了采用PCI接口芯片和FPGA技术研制阻性电子负载卡的方法,重点分析了基于FPGA芯片控制逻辑的实现方法,总结了使用接口芯片开发PCI总线板卡的关键要点和开发驱动软件的步骤;通过在航空测试系统中的实际应用,验证了该PCI阻性电子负载卡的设计能够达到航空修理领域对电阻模拟的实时响应性、准确性的需求。 相似文献
3.
为了实现一种基于FPGA及片上系统(SOC)的智能以太网接口设计,在FPGA内集成了PowerPC440硬核处理器、以太网络接口控制器IP(TEMAC)、DDR2 控制器、通用串行接口IP核及定时器等;该设计使用Verilog HDL硬件描述语言,在ISE12.4下的嵌入式集成开发环境XPS下进行IP核定制、系统的集成设计、综合、布局布线,在Model Sim下完成功能、时序仿真,在SDK环境下完成片上系统软件程序的开发;最后在XILINX 的Virtex-5系列FPGA器件上实现了具有千兆以太网络接口的智能片上系统, 智能网络接口具有可重配置、可扩展性、灵活性、兼容性、功耗低等优点。 相似文献
4.
设计了一种基于现场可编程门阵列(FPGA)与直接数字频率合成(DDS)的磁共振成像(MRI)射频脉冲发生器,采用FPGA实现DDS,并内置软脉冲波形双端口随机存取存储器(RAM)、乘法器以及相关的控制逻辑.实现了较高的技术指标,其中频率、相位与幅度分辨率分别为32 bits、16 bits与16 bits,软脉冲波形的时间精度可达0.1?s.FPGA提供了一个可编程的接口,便于序列控制器对其进行控制,以输出射频脉冲.MRI实验结果证明了该设计的可行性. 相似文献
5.
6.
基于FPGA的OV7620视频信息获取系统 总被引:1,自引:0,他引:1
为了满足实时、快速地获取并处理视频信息,提出以Altera公司Cyclone系列的EP1C12Q240C8为核心芯片构造硬件开发平台,使用Verilog HDL语言对CMOS图像传感器OV7620的驱动时序进行硬件描述。系统采用SCCB编程模式,建立FPGA芯片与CMOS图像传感器之间的通信,实现信号的控制与获取。为了实现在不同环境和需求下的操作要求,设定了CMOS图像传感器内部的相应寄存器和控制器。实验结果表明,该系统通过灵活控制CMOS图像传感器OV7620,为实现视频监控、工业现场监控等应用提供了稳定可靠的原始信息来源。 相似文献
7.
为提高G.SHDSL接口灵活性,降低接口实现和维护成本,通过分析研究ITU-T G.991.2 G.SHDSL推荐标准,结合FPGA强大的数字处理能力和可重配置能力,搭建了以FPGA和AFE1230模拟前端芯片为核心的硬件平台,并通过Xilinx ISE14.6开发套件在FPGA上进行软件编程,设计实现了基于FPGA的G.SHDSL接口。仿真实验结果表明,该接口功能实现正常,工作稳定,并允许用户通过修改程序代码和系统输入来实现对接口的动态配置和维护更新,有效地解决了传统G.SHDSL接口灵活性差和维护成本高的问题,并为其它信号接口系统的设计实现提供了有益的参考。 相似文献
8.
9.
常规驻极体传声器阵列成像系统存在数据采集系统复杂、体积大的问题,因而阵列传感器数量一般不超过60个,成像质量较差。为此,本文以数字式MEMS声传感器基础设计了260个传感器的声阵列,数据采集系统由FPGA控制,并嵌入到前端阵列中,后端是在另一个FPGA控制下的1个DSP芯片和2个PC104模块组成的集成系统,其中高速DSP芯片完成阵列信号处理以实现声成像功能。该系统能够实现对普通车间环境下机械设备噪声、气体泄漏噪声的现场成像测试,形成动态声像图。测试表明,该系统抗干扰能力强、声像分辨率高、成像速度快,实用效果良好。 相似文献
10.
飞行器起飞前要对其飞控机加载DSP程序,起飞后要对相关参数进行存储和记录,针对这一实际需求,设计了基于1553B总线的功能卡;设计中采用国产EP-H31580接口芯片,其LVTTL电平I/O口可直接与FPGA配合实现功能,与进口BU-61580接口芯片相比,其不需要电平转换电路,简化了电路结构;另外,接口芯片的配置通过调用FPGA内部的IP核BLOCK RAM来实现,简化了逻辑控制过程;论文分别从硬件电路设计、电缆终端设计和逻辑设计等几个方面详细介绍了1553B卡功能的实现;经验证,该1553B功能卡能够同时实现RT和BM功能,具有很高的可靠性,并已应用到实际工程当中。 相似文献
11.
介绍了激光陀螺(RLG)读出信号高速采集系统的设计和实现方案。该系统包括板卡和相应的应用软件,提供两路最高60MHz采样频率、14位精度的数据采集通道,能够同时对RLG两路光强拍频信号进行高速高精度数据采集,为RLG特性分析提供重要依据。该系统通过上位机软件控制板卡的工作状态、设置和切换采样模式。板卡利用FPGA接收计算机指令并协调控制模数转换器、SDRAM和USB接口芯片,完成RLG输出拍频信号的采集、缓存和传输。FP—GA设计中结合了硬件逻辑高速灵活的优点和NIOSⅡ软核处理器在控制方面的优势。SDRAM完成海量数据缓存,USB接口芯片工作在SlaveFIFO模式下,实现板卡与计算机的通信。实验证明该系统工作稳定,在RLG测试和性能分析中具有很好的实用性。 相似文献
12.
13.
在激光等离子体机理的研究中,为实现灵活的界面配置和多路脉冲激光器高精度的时序延时,设计了一种基于微控制器STM32和FPGA的多路时序延时控制系统。重点介绍了基于FPGA的多路ns级时序信号和基于ucGUI的触摸屏界面的设计。另外,采用高速光电隔离技术和高速FET开关电路技术,对驱动电路进行了设计,缩短了输出脉冲上升沿的时间,提高了系统延时精度、驱动能力和抗干扰性能。测试结果表明,该设计每路延时可调,调节范围为5 ns~10 ms,最小可调步进为5 ns,延时误差小于1 ns。 相似文献
14.
15.
针对惯导组件产品测试中多种信号的输出,设计一种基于FPGA惯导组件输出模拟系统。以FPGA芯片为核心,在Quartus II软件开发平台上使用Verilog语言进行编程然后生成原理图,设计DDS(Direct Digital Synthesizer)信号发生器来输出48路脉冲信号,实现对4个惯导组件输出的48路脉冲信号模拟。在FPGA中采用Verilog硬件描述语言编写8串口发送代码生成原理图,实现对8个惯导组件输出8路串口数据的模拟。通过人机交互界面的按键和液晶对脉冲输出和串口发送的参数进行调节,实现脉冲输出和串口发送的设定。利用DDS技术设计48路脉冲较其他方法精度更高,利用FPGA的并行运算特点实现8路串口数据的并行发送。设计降低了各种测试信号连接时的复杂度,提高了测试信号的稳定度和惯导组件标定的效率。 相似文献
16.
17.
将外骨骼机器人技术与BCI系统结合起来,使人体具有了外骨骼机器人的一系列优良特性,同时使外骨骼机器人具备了人体的智能。首先,对外骨骼机器人技术与BCI技术的融合进行了可行性分析,说明了该方法的可行性。其次,通过实验采集了六种想象运动的脑电信号,选取了C3、C4通道的脑电信号,并对其进行了去噪处理。然后,对经过预处理的六种想象运动的脑电信号通过小波变换进行了分解,提取了包括小波分解系数和能量系数的脑电信号小波特征。最后,针对所提取的小波特征,采用了最小二乘支持向量机对这六种想象运动模式进行分类处理。 相似文献
18.
为了解决常用数据采集产品体积较大的问题,选用一种体积小,转换速度快的多通道AD转换芯片ADS8638,设计了FPGA与芯片间的接口电路,并采用verilog语言编写了控制程序,以控制ADS8638芯片对各通道输入的模拟量进行AD转换。通过软件仿真验证、静态时序分析,仿真和分析结果表明,该软件功能、性能、时序正确。最后,将软件经过综合、布局布线后下载到ACTEL FPGA芯片中进行硬件系统测试,测试结果表明,本技术方案设计合理,功能可靠,降低了常用数据采集系统的体积和功耗,具有良好的实用价值。 相似文献