共查询到19条相似文献,搜索用时 78 毫秒
1.
低压CMOS带隙电压基准源设计 总被引:2,自引:0,他引:2
在对传统典型CMOS带隙电压基准源电路分析和总结的基础上,综合一级温度补偿、电流反馈技术,提出了一种1-ppm/°C低压CMOS带隙电压基准源。采用差分放大器作为基准源的负反馈运放,简化了电路设计。放大器输出用作电路中PMOS电流源偏置,提高了电源抑制比(PSRR)。整个电路采用TSMC0.35μmCMOS工艺实现,采用HSPICE进行仿真,仿真结果证明了基准源具有低温度系数和高电源抑制比。 相似文献
2.
一种10-ppm/℃低压CMOS带隙电压基准源设计 总被引:10,自引:0,他引:10
在对传统CMOS带隙电压基准源电路分析和总结的基础上,综合一级温度补偿、电流反馈和电阻二次分压技术,提出了一种10-ppm/℃低压CMOS带隙电压基准源。采用差分放大器作为基准源的负反馈运放,简化了电路的设计,放大器的输出用于产生自身的电流源偏置,提高了电源抑制比(PSRR)。整个电路采用TSMC 0.35μm CMOS工艺实现,采用Hspice进行仿真,仿真结果证明了基准源具有低温度系数和高电源抑制比。 相似文献
3.
4.
设计了一种宽电源电压的高精度带隙基准电路.在综合考虑精度、电源抑制比(PSRR)、宽电源电压要求和功耗等因素的基础上,采用了一种由基准电压偏置的,增益和电源抑制比大小相近的运算放大器解决方案.设计采用CSMC 0.5μm CMOS工艺,电源为3.3V. Cadence Spectre 仿真表明,当温度在 -40 ℃~125 ℃,电源电压在2.56V~8V时,输出基准电压平均值为1.290V,变化0.793mV,有效温度系数为3.72ppm/ ℃;室温下,在低频时具有-97dB的PSRR,在100kHz时为-69dB,功耗为180μW. 相似文献
5.
高性能CMOS带隙基准电压源及电流源的设计 总被引:1,自引:0,他引:1
介绍了一种高性能CMOS带隙基准电压源及电流源电路,基准电压源使用两个二极管串联结构来减小运放失调影响结果的系数,同时采用大尺寸器件减小运放的失调;采用共源共栅电流镜提供偏置电流来减小沟道长度调制效应带来的影响;在此基准电压源的基础上,利用正温度系数电流与负温度系数电流求和补偿的方法,设计了一种基准电流源。使用CSMC公司0.5μm CMOS工艺模型,利用Spectre工具对其仿真,结果显示:电源电压为5 V,在-40~85℃的温度范围内,基准电压源温度系数为20.4×10-6/℃,直流电源抑制比为1.9 mV/V,电流源温度系数为27.3×10-6/℃,电源抑制比为57 dB。 相似文献
6.
7.
一种10-ppm/~oC低压CMOS带隙电压基准源设计 总被引:3,自引:0,他引:3
在对传统CMOS带隙电压基准源电路分析和总结的基础上,综合一级温度补偿、电流反馈和电阻二次分压技术,提出了一种10-ppm/oC低压CMOS带隙电压基准源。采用差分放大器作为基准源的负反馈运放,简化了电路的设计,放大器的输出用于产生自身的电流源偏置,提高了电源抑制比(PSRR)。整个电路采用TSMC 0.35mm CMOS工艺实现,采用Hspice进行仿真,仿真结果证明了基准源具有低温度系数和高电源抑制比。 相似文献
8.
9.
10.
11.
12.
设计了一种基准电压源电路。在分析传统带隙基准结构的基础上,该电路不采用运放结构,避免了运放失调电压对基准源的影响,并加入内部正、负反馈回路,对基准绝对数值进行补偿。仿真结果表明,当温度在-40 ℃~140 ℃之间变化时,该电路输出电压的温度系数小于1.622×10-5 /℃,电源抑制比高达98 dB,符合设计要求。 相似文献
13.
14.
基于结型场效应晶体管(JFET)和双极型晶体管(BJT)兼容工艺,设计了一种低失调高压大电流集成运算放大器。电路输入级采用p沟道JFET (p-JFET)差分对共源共栅结构;中间级以BJT作为放大管,采用复合有源负载结构;输出级采用复合npn达林顿管阵列,与常规推挽输出结构相比,在输出相同电流的情况下,节省了大量芯片面积。基于Cadence Spectre软件对该运算放大器电路进行了仿真分析和优化设计,在±35 V电源供电下,最小负载电阻为6Ω时的电压增益为95 dB,输入失调电压为0.224 5 mV,输入偏置电流为31.34 pA,输入失调电流为3.3 pA,单位增益带宽为9.6 MHz,具有输出9 A峰值大电流能力。 相似文献
15.
16.
基于40 V标准双极工艺,设计了一种低噪声精密运算放大器电路。该电路主要用于高精度、高分辨率系统。介绍了运算放大器总体架构以及工作原理,对低噪声精密运算放大器设计关键技术,如输入偏置电流降低、频率稳定性补偿、输入失调电压降低等,进行了分析。利用Spectre软件进行了仿真,并进行了流片验证。对芯片进行了实际测试,结果显示,在±15 V工作电压条件下,该放大器的输入偏置电流为2 nA,输入失调电压为10 μV,大信号电压增益为132 dB,共模抑制比为135 dB,电源抑制比130 dB。电路满足高精度、高分辨率、低噪声等各种场合的应用需求。 相似文献
17.
分析了电流模式带隙基准的基本结构及其缺陷,提出了一种高阶温度补偿的改进型电流模式带隙基准。在此基础上,进一步给出了一种高低温分段二次补偿结构。分析了影响电源抑制比的因素,列出了一种高增益运放的结构和仿真结果。针对电流模式带隙基准中的线性补偿电阻,设计了熔丝调节结构。将该带隙基准应用在基于CSMC 0.18 μm CMOS工艺的16位高精度数模转换器中。测试结果表明,该带隙基准的输出电压为900 mV。在-40 ℃~125 ℃温度范围内,温度系数低至3×10-6/℃。低频时,电源抑制比达-109 dB。 相似文献
18.
基于第三代电流传输器,通过在放大级与输出之间采用隔离补偿电容,以消除低频零点的方式,设计了一种新型的低压低功耗的电流反馈运算放大器.基于TMSC 0.35μmCMOS工艺,在1.5 V电源电压工作条件下,采用Hspice在LEVEL49模型参数下对整个电路进行仿真.仿真结果:直流增益96.3 dB,单位增益带宽765 MHz,静态功耗0.82mW,闭环工作状态下有64.3 MHz的固定带宽. 相似文献