首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 46 毫秒
1.
陈华  李舜  牛祺  周锋 《半导体学报》2008,29(2):275-280
提出了一种新型的适用于DC-DC变换器的混合式数字脉宽调制器.该脉宽调制器基于混合环路振荡器/计数器的结构.与已有的延迟线/计数器结构相比,由于该数字脉宽调制器采用了温度/工艺补偿技术和一种新型的数字控制器,使其不仅可为DC-DC变换器提供一个不随温度/工艺角变化的时钟,而且可以工作在更高的时钟频率,适用于高频应用场合.后仿结果表明该混合式数字脉宽调制器工作的时钟频率町达到156.9MISIz,并且在0~100℃的温度范围内及所有工艺角下的最大偏移只有±9.4%.  相似文献   

2.
陈华  李舜  牛祺  周锋 《半导体学报》2008,29(2):275-280
提出了一种新型的适用于DC-DC变换器的混合式数字脉宽调制器.该脉宽调制器基于混合环路振荡器/计数器的结构.与已有的延迟线/计数器结构相比,由于该数字脉宽调制器采用了温度/工艺补偿技术和一种新型的数字控制器,使其不仅可为DC-DC变换器提供一个不随温度/工艺角变化的时钟,而且可以工作在更高的时钟频率,适用于高频应用场合.后仿结果表明该混合式数字脉宽调制器工作的时钟频率町达到156.9MISIz,并且在0~100℃的温度范围内及所有工艺角下的最大偏移只有±9.4%.  相似文献   

3.
采用1.2μm BiCMOS工艺设制了多相控制器电路.测试结果表明,该控制器符合Intel公司为P4处理器电源制定的VRM9.0标准.  相似文献   

4.
郭国勇  石秉学 《半导体学报》2004,25(12):1701-1705
采用1.2μmBiCMOS工艺设制了多相控制器电路.测试结果表明,该控制器符合Intel公司为P4处理器电源制定的VRM9.0标准.  相似文献   

5.
为了降低CMOS降压型DC-DC变换器的功耗,提出了一种双延迟线结构数字脉宽调制器(digital pulse width modulator,DPWM)设计。该DPWM架构由双延迟线组成,可以降低功耗并通过改变分辨率来提高纹波电压。通过使用8位和16位延迟线实现了虚拟128位延迟线,并提出了相应的DPWM控制算法。基于180 nm TSMC CMOS工艺,采用Cadence软件进行仿真分析。仿真和实际测量结果表明,提出的双延迟链DPWM功耗为1.18μW,纹波电压为10.4 mV。工作频率100kHz时在4-10mA的负载电流范围内,与传统转换器相比具有提出DPWM的DC-DC变换器实现了较高的峰值效率92.8%,且有效面积较小。  相似文献   

6.
设计了一种无均流外环并联DC-DC变换器,采用平均电流模式控制,通过控制最大编程电感电流,实现并联变换器的精确均流.采用小信号模型分析了并联变换器的均流误差和稳定性,电路实现了稳定的电流特性和快速的瞬态响应,具有优良的负载电流调节能力.仿真结果表明,该电路的均流误差在8‰以下,并联变换器在重载和轻载之间跳变时,1.5m...  相似文献   

7.
多相PWM DC-DC电源能提供大电流和高速负载瞬态响应,可满足新一代CPU对主板电源的要求.在多相电源中,关键的问题是如何平衡各相电流.文章提出了一种新的电流共享方法--主从电流共享.该方法可以很好地保证各项电流的平衡.另外,为了提高效率,提出了一种新的电流检测方法,利用降压型电源下功率管的导通电阻,准确地检测电感电流.此电源芯片采用1 μmCMOS工艺流片.测试结果表明,该电源符合英特尔公司为P4处理器电源制定的VRM9.0标准.  相似文献   

8.
原钢  石寅 《电子学报》2003,31(5):732-736
数控DC-DC变换器由于其自身的特点,易于与数字系统进行单片集成.DC-DC的数字控制算法有很多种,其中比较复杂的算法(如PID)需要在片内集成ADC,增加了设计难度.较为简单的控制方案只使用单一的比较器作为反馈输入部件,但动态性能较差.本文在已有的单比较器恒定步长反馈数控Buck转换器的基础上,提出了一类变步长反馈的方案.由于仍使用单比较器或窗口比较器,它的结构简单且易于集成.它借鉴了对分搜索的思路,能根据输出电压反馈的结果动态地改变占空比的变化步长,从而明显地提高了原有恒定步长反馈数控变换器的动态性能.  相似文献   

9.
一种CMOS脉宽调制器的设计   总被引:1,自引:0,他引:1  
肖坤光  苏玲 《微电子学》2002,32(2):145-146,149
设计了一种CMOS脉宽调制器。介绍了CMOS基准源的电路结构及工作原理,讨论了设计过程中需要解决的技术问题,给出了计算机模拟结果、实际测结果及试用结果。  相似文献   

10.
孟浩  贾晨  陈志良 《微电子学》2007,37(5):692-695,699
设计了一个基于数字PID控制,可为低压系统提供稳定电源的多相位降压型DC-DC控制电路,包括flash ADC、数字PID控制器;并设计了一种新的基于延时单元/计数器的数字PWM电路,实现了一个降压型控制器。电路使用3.3 V CMOS工艺设计,芯片面积为0.16 mm2,输入电压3 V,输出电压1.25 V,负载电流最大800 mA,纹波小于10 mV,开关频率1 MHz,效率最高达到90%。  相似文献   

11.
介绍应用于低电压大电流DC-DC的高频多相数字控制芯片的设计。该芯片采用电压模式控制、数字比例-积分-微分(PID)控制算法,由可编程电压基准源、窗口ADC、数字PID电路以及数字脉宽调制(DPWM)电路组成。该芯片提供1MHz开关频率、四相PWM信号输出、5bit电压识别(VID)码控制系统的输出电压,实现从1.1V到1.85V可调。芯片在0.35μm工艺下流片。实验结果证实了芯片的性能与设计方法的正确性。  相似文献   

12.
高性能PWM型DC-DC升压变换器研究   总被引:2,自引:2,他引:0  
设计了一种单片集成PWM型电流模式升压变换器,芯片内部集成了耐压22V的DMOS功率开关管,开关频率为1.6MHz,采用1.5μmBCD工艺实现。芯片具有很宽的输入电压(2.7~14V)、高效率(85%)、低关断电流、快速暂态响应和低功耗等特性,适宜于用作便携式设备的电源管理,也可作为IP核,嵌入同种工艺下的其它芯片。文中除了对芯片设计方法、思路及主要电路模块结构的设计方案进行讨论外,还提出了减小单片集成开关电源噪声的措施。  相似文献   

13.
提出了一种新型的用于高效率、低功耗双模式直流电压转换器(DC-DC)芯片的数字软启动电路.该电路采用数字分频和电流限制电路相结合的设计方法实现了软启动的功能,避免了常规设计中使用大的启动电容,因此容易实现全集成的设计,可减小面积、降低成本.芯片采用CSMC公司的0.5 μm CMOS混合信号模型设计和流片.测试结果表明这种数字软启动电路约在750 μs内完成软启动的功能,避免了启动过程直流电压转换器(DC-DC)芯片中的浪涌电流和输出过冲电压的现象.  相似文献   

14.
一种高性能DC-DC升压变换器的设计   总被引:1,自引:0,他引:1  
余华  邹雪城  陈朝阳 《微电子学》2006,36(4):514-517
设计了一种内部集成控制电路和DMOS功率开关管的单片集成电流型PWM升压变换器。该芯片的开关频率为1.6 MHz,采用1.5μm BCD工艺实现,具有很宽的输入电压范围(2.7~14 V)、高转换效率(负载电流1~500 mA)。给出了芯片设计方法、思路及主要单元电路模块,如振荡器、输入比较、PWM比较及过温保护电路,的设计方案,总结了该芯片设计中应注意的次谐波振荡和开关噪声问题。仿真及实验测试结果充分验证了芯片的各项性能。  相似文献   

15.
PWM/PFM混合控制DC-DC变换器芯片的设计   总被引:5,自引:0,他引:5  
结合脉冲宽度调制(PWM)和脉冲频率调制(PFM)功率损耗特点,提出了一种降压型PWM/PFM混合控制DC-DC变换器芯片的电路结构,大大提高了全负载范围转换效率。重点讨论了混合控制策略和PWM/PFM切换电路的设计。Hspice模拟仿真结果验证了设计的正确性。  相似文献   

16.
吴限  尹华  王斌 《微电子学》2004,34(2):178-180
采用高集成度的PWM控制IC(DPA426)、同步整流、低损耗变压器复位等多种技术,研制了一种低压大电流高效高功率密度DC-DC电源。该电路具有完备的输入欠压/过压保护、输出过流/过压保护和过热保护等功能。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号