共查询到20条相似文献,搜索用时 93 毫秒
1.
提出了一种全新的电荷泵锁相环的行为级建模方法.采用多层模型,能根据需要在仿真的精度和速度间进行权衡,在可独立配置的不同层次中描述锁相环系统的理想行为和非理想行为.与传统的电荷泵锁相环模型相比,灵活性大大提高.该建模方法还提供了一个专用层进行时域噪声仿真,使得系统的噪声特性得以更准确的验证.该多层模型用 Verilog-A建立,用SpectreTM进行仿真.在精度损失很小的情况下仿真速度有20到99倍的提高. 相似文献
2.
在详细分析锁相环基本原理的基础上,建立了锁相环的数学模型,通过PSpice仿真软件对锁相环的鉴相、幅频特性以及压控等各部分性能进行仿真分析,以验证锁相环设计的合理性. 相似文献
3.
CMOS锁相环频率合成器系统设计 总被引:2,自引:0,他引:2
在归纳总结现代集成电路Top-Down的设计流程的基础上,从系统的角度出发,提出电荷泵锁相环频率合成器系统参数的设计方法。并应用Matlab和Verilog-A对锁相环频率合成器系统进行建模和仿真。结果表明,系统参数满足设计要求,为晶体管级设计和物理版图设计提供坚实的基础。 相似文献
4.
5.
现代通信系统中,为确保通信的稳定与可靠,对通信设备的频率准确率和稳定度提出了极高的要求.本文论述了数字锁相环频率合成的原理,利用SystemView实现通信系统中锁相环电路的仿真,并对结果进行分析. 相似文献
6.
锁相环中的新型电荷泵电路 总被引:8,自引:0,他引:8
分析了锁相环中电荷泵产生的误差,提出了一种新型的电路,这种新型电荷泵能消除过冲注入电流,其误差特性远优于传统的电荷泵.通过SPICE仿真对两种电荷泵进行了比较. 相似文献
7.
分析造成锁相环时域抖动的原因的基础上,提出了一种时域抖动的仿真方法,用于确定锁相环的输出短期抖动和经过分频器后的长期抖动. 相似文献
8.
提出了一种基于行为级的锁相环(PLL)抖动仿真方法.分析了压控振荡器的相位噪声、电源和地噪声以及控制线纹波对输出抖动的影响.采用全摆幅的差分环路振荡器、全反馈的缓冲器以及将环路滤波器的交流地连接到电源端等措施,减小了PLL的输出抖动.给出了一个采用1st silicon 0.25μm标准CMOS工艺设计的250 MHz时钟产生电路中低抖动锁相环的实例.在开关电源和电池供电2种情况下,10分频输出(25 MHz)的绝对抖动峰峰值分别为358 ps和250 ps.测试结果表明该行为级仿真方法可以较好地对PLL的输出抖动做出评估. 相似文献
9.
为满足锁相环电路高稳定性、低功耗的要求,提高其整体性能,通过对普通型电荷泵锁相环电路模块的改进,设计了一种高性能差分型电荷泵锁相环。该电路包括鉴频鉴相器、分频器、差分电荷泵和压控振荡器的电路结构。仿真结果表明:该差分型电荷泵锁相环的锁定时间为10μs、频率抖动为0.0002MHz、周期抖动为2 ps,与普通型电荷泵锁相环相比,可达到快锁低抖的目的。 相似文献
10.
设计了一种新型电荷泵电路,该电路采用了差分反相器,可工作在2 V的低电压下,具有速度快、波形平滑、结构简单、功耗低等特点.HSpice仿真结果显示,电荷泵的工作频率为10 MHz时,功耗仅为0.1 mW,输出信号的电压范围宽(0~2 V).该电路可广泛应用于差分低功耗锁相环电路中. 相似文献
11.
针对传统的相位噪声分析方法无法得到PLL的动态行为这一缺陷,提出通过线性叠加的方法来分析PLL中噪声的动态行为;首先理论分析了PLL各模块的相位噪声模型以及各模块相位噪声对总的相位噪声的贡献;随后以LMK04806的第二级锁相环PLL2为例,采用控制变量法,使用PLL仿真软件进行仿真分析,通过仿真数据说明各参数对总的相位噪声影响大小;最后结合具体实例验证了方法对PLL相噪设计具有指导意义。 相似文献
12.
介绍了软件实现锁相环的基本思想,并结合TMS320LF2407A型DSP研制并实现软件锁相环的基本方法,最后对软件锁相环算法的精确性和快速性进行了验证和分析,说明了该算法具有良好的效果. 相似文献
13.
郭仿军 《重庆邮电大学学报(自然科学版)》2002,14(2):84-87
利用小数分频锁相环进行频率合成可以在不降低参考信号频率的前提下,提高输出信号频率分辨
率,从而提高系统的频率转换速度。小数杂散是小数分频锁相频率合成中的主要问题,目前尚未见到对它
进行的详细分析。详细分析了小数分频杂散产生的机理及它的影响,并提出了消除小数杂散的方法。 相似文献
14.
小数分频锁相环的杂散分析 总被引:5,自引:0,他引:5
郭仿军 《重庆邮电学院学报(自然科学版)》2002,14(2):84-87
利用小数分频锁相环进行频率合成可以在不降低参考信号频率的前提下,提高输出信号频率分辨率,从而提高系统的频率转换速度。小数杂散是小数分频锁相频率合成中的主要问题,目前尚未见到对它进行的详细分析,详细分析了小数分频杂散产生的机理及它的影响,并提出了消除小数杂数的方法。 相似文献
15.
Systemview环境下的锁相环工作仿真 总被引:3,自引:0,他引:3
本文详细介绍了锁相环在 Systemview环境下的仿真实现过程 ,包括仿真模型的建立、仿真参数调整及仿真结果分析 .同时介绍了动态系统分析设计工具软件 Systemview的特点和进行现代通信原理与电路设计和仿真的方法 相似文献
16.
本文分析了彩色付载波提取锁相环的工作原理,指出了为保证正常的彩色电视接收,锁相环应满足的工作条件。 相似文献
17.
提出了一种基于Simplorer7.0实现正交矢量型锁定放大器的仿真分析方法,并探讨了正交矢量型锁定放大器在芯片电泳非接触电导检测方面的应用,重点分析了相关参数,如激励信号频率,待测信号幅度、频率等,对芯片电泳谱检测的影响.仿真结果表明该正交矢量型锁定放大器具有卓越的微弱信号检测能力,能有效地实现芯片电泳信号的检测和拾取. 相似文献
18.
提出了一种可供 CMOS锁相环使用的自由调整的自校准技术。与传统的自校准技术相比, 新的自校准方案不需要使用参考电压源, 而且自校准过程内嵌在锁相环的锁定过程中,所以新的自校准方案减少了芯片的面积:与自校准有关电路的面积只有0.0068mm2。所设计的PLL采用0.13 μm CMOS 工艺, 工作频率范围在 25 ~700MHz 之间。测试表明, 当压控振荡器工作在 700 MHz 的时候, 其 8 倍降频之后的87. 5 MHz 输出信号的相位噪音在1 MHz 频率偏移处为-131 dBc/ Hz。 相似文献
19.
针对能量反馈逆变装置设计,用单片机89C52设计并实现了带同步锁相的电压型逆变器控制方案。 相似文献