共查询到20条相似文献,搜索用时 46 毫秒
1.
本文讨论一个PCI总线主控制器IP核的设计与验证,描述了该IP核的控制通路和数据通路设计、电路的功能仿真、综合以及验证等过程。结果表明,该IP核在功能和时序上符合PCI技术规范2.2版本,达到了预定的目标。 相似文献
2.
采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片,提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA控制器解决了接口和主机间的数据传输瓶颈问题,最后说明了驱动程序的设计方法。通过在PCI机箱的实验测试,设计在功能和时序上均符合PCI技术规范,而且硬件工作稳定可靠,达到预期目标。 相似文献
3.
介绍了自主知识产权的1553B总线IP核的系统结构、实现方法与容错设计.IP核使用Verilog语言设计,可在10万等效门以上的现场可编程逻辑芯片上实现.其他自行研制的1553B解决方案均建立在嵌入式处理器或DSP基础上,其协议芯片仅完成数据链路层功能.本IP核不但可进行数据链路层操作,而且一经配置即可完成大部分传输层工作,并具备内建自检测能力.在实验系统中可无缝替换Aeroflex/UTMC的UTl553B BCRTM商用芯片. 相似文献
4.
5.
6.
目前,基于IP核复用的SOC技术已经发展成为IC设计的一种主流技术,而SOC设计的关键是可复用IP核的获取.IP核网络管理系统可以有效的组织和管理IP核数据,并且为用户查找、选择合适的IP核提供一个便利的公共平台.文章主要分析了IP核数据的特点,从而确立了IP核的数据结构;并且详细讨论了IP核网络管理系统的设计考虑与实现过程. 相似文献
7.
MD5算法IP核的设计与实现 总被引:2,自引:0,他引:2
文章介绍了MD5算法,给出了IP核的整体架构及其重要模块的设计实现方案。最后分析了IP核的接口信号,并对IP核的性能进行了评估,给出了评估参数。 相似文献
8.
哈夫曼编码器IP核的设计与实现 总被引:2,自引:2,他引:0
文章给出了并行可重置Huffman编码器IP核的实现方案.该方案提供了码表配置功能,可在不同的应用场合配置不同的码表,适应不同的需要;同时通过改善Huffman编码器中关键的变长码流向定长码流转换时的控制逻辑,保证了编码的正确性.仿真结果显示设计满足功能,时序要求. 相似文献
9.
PCI Express协议实现与验证 总被引:1,自引:1,他引:1
称为第3代I/O接口技术的PCI Express总线规范的出现,从结构上解决了带宽不足的问题,有着极为广阔的发展前景。基于Verilog HDL硬件描述语言及可综合化设计理念,完成了PCI Express IP核RTL代码的设计。IP核代码使用Verilog HDL语言编写,分模块、分层次地设计了事务层、数据链路层和物理层的逻辑子层,并进行了可综合化设计与代码风格检查。对设计的PCI Express IP核的功能分别从协议层次和应用层次进行了验证。具体实现上,采用Denali公司的PureSuite测试套件对IP核的协议兼容性进行验证,验证范围覆盖了IP核的3个层次以及配置空间,采用QuestaSim仿真工具对IP核的应用层进行验证。仿真结果表明,设计的PCI Express IP核工作正常,性能优良。 相似文献
10.
面向航天应用的SpaceWire节点单元的IP核设计与实现 总被引:1,自引:0,他引:1
康咏岐 《微电子学与计算机》2005,22(9):120-122
Space Wire是一种面向航天应用的LVDS串行传输技术,对于解决目前数据处理系统的总线带宽不足和提供一种通用接口标准以简化和规范异种设备之间的互连有着重要作用.文章首先介绍了SpaceWire技术的特点,然后论述了SpaceWire节点单元的IP核设计和实现,最后对实现的结果做了简单介绍. 相似文献
11.
交换器是PCI Express中出现的全新的控制单元,可以使PCI Express数据包从任何设备路由到其他设备.根据PCI Express1.0a规范对PCI Express交换器的交换应用逻辑模块进行设计,其由路由模块、TC/VC映射模块和仲裁三个模块组成.此模块可以与开关核一同构成交换器.各模块运用硬件描述语言Verilog HDL实现,并用ModelSim进行仿真得出了仿真波形,验证了设计的正确性. 相似文献
12.
13.
14.
15.
16.
A novel PCI Express (peripheral component interconnection express) direct memory access (DMA) transaction method using bridge chip PEX 8311 is proposed. Furthermore, a new method on optimizing PC1 Express DMA transaction through improving both bus-efficiency and DMA-effieiency is presented. A finite state machine (FSM) responding for data and address cycles on PCI Express bus is introduced, and a continuous data burst is realized, which greatly promote bus-efficiency. In software design, a driver framework based on Windows driver model (WDM) and three DMA optimizing options for the proposed PCI Express interface are presented to improve DMA-efficiency. Experiments show that both read and write hardware transaction speed in this paper exceed PCI theoretical maximum speed (133 MBytes/s). 相似文献
17.
本文主要介绍了一种LPC核的设计,按LPC(Low Pin Count)总线协议设计,具有模块化、兼容性和可配置性,适用于SOC芯片集成.通过实现一个配置寄存器,使LPC核具有可配置性.功能仿真的结果表明LPC核能够满足设计要求以及功能的正确性. 相似文献
18.
19.
基于Virtex-6的PCI Express高速采集卡设计 总被引:1,自引:0,他引:1
为了提高数据采集速率,适应大数据量交互处理要求,介绍了一种应用Virtex-6芯片的PCI Express高速采集卡设计。Virtex-6内嵌PCIE协议硬核能完成完整的PCIE分层协议,实现与上位机通信。设计了DMA控制器,作为采集卡数据传输主控,实现基于PCI Express总线的DMA高速数据传输方案。主机软件系统包括驱动程序和应用软件2部分。经实验测试,该采集卡能完成对外部高速数据的实时采集,性能稳定可靠。 相似文献
20.
本文介绍了一种基于Altera公司的PCI接口IP核的DVB码流接收系统的硬件设计方案及设计要点的分析。该设计采用Altera公司的新一代FPGA芯片EP1C12和PCIIP核以及高速串行数据通信接收芯片,实现DVB-ASI信号的接收。 相似文献