首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于单片机及FPGA的时码终端系统
引用本文:赵云峰,王小海.基于单片机及FPGA的时码终端系统[J].浙江大学学报(理学版),2003,30(5):524-527.
作者姓名:赵云峰  王小海
作者单位:浙江大学,电气工程学院,浙江,杭州,310027
摘    要:本文详细叙述了基于FPGA及单片机,实现时码终端系统的设计方法.该系统可用于对国际通用时间格式码IRIG—B码(简称B码)的解调,以及产生各种采样、同步频率信号,也可作为其它系统的时基和采样、同步信号的基准.

关 键 词:单片机  FPGA  时码终端系统  IRIG-B格式码  现场可编程门阵列  时间格式码  解调  系统设计  采样频率  同步频率
文章编号:1008-9497(2003)05-524-04
修稿时间:2002年12月18

System of the time-code terminal based on MCU and FPGA
ZHAO Yun-feng,WANG Xiao-hai.System of the time-code terminal based on MCU and FPGA[J].Journal of Zhejiang University(Sciences Edition),2003,30(5):524-527.
Authors:ZHAO Yun-feng  WANG Xiao-hai
Abstract:According to FPGA electric circuit and MCU system in which the time- code terminal system design method is realized is described in detail in this paper. This system can be used in the international and general time format code IRIG- B code(called B code for short)demodulation, and can be used as benchmark of the other systems with time and sampling, synchronous signal.
Keywords:MCU  IRIG-B format code  FPGA  demodulation  control  interface
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《浙江大学学报(理学版)》浏览原始摘要信息
点击此处可从《浙江大学学报(理学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号