首页 | 本学科首页   官方微博 | 高级检索  
     检索      

IIC总线和LVDS在高速数据传输接口电路中的应用研究
引用本文:王红亮,刘伟,何少恒,邸丽霞.IIC总线和LVDS在高速数据传输接口电路中的应用研究[J].应用声学,2016,24(7):181-182, 186.
作者姓名:王红亮  刘伟  何少恒  邸丽霞
作者单位:中北大学电子测试技术重点实验室,中北大学电子测试技术重点实验室,中北大学电子测试技术重点实验室,北方自动控制技术研究所
摘    要:当前在高速数据系统中,LVDS接口已被广泛应用,为实现同系列设备之间的智能识别、自动握手以及LVDS高速数据链路通信质量的检测,利用FPGA的IO电路结构,设计一种模拟IIC总线协议电路,该IIC总线高效地实现设备之间的信息双向传递;同时利用FPGA内部丰富寄存器资源设计PRBS码型电路来检测LVDS接口芯片电路误码率。实际测试表明该多通道LVDS传输方式在2米长电缆连接能够实现数据的稳定、低误码率传输,并且在时钟频率为100MHz时,数据传输速率高达4.68Gb/s。

关 键 词:IIC总线、PRBS编码、LVDS信号
收稿时间:2015/12/11 0:00:00
修稿时间:2015/2/15 0:00:00

Application Research on High-speed Data Transmission Technology Based on LVDS and IIC bus
Wang Hongliang,Liu Wei,He Shaoheng and Di Lixia.Application Research on High-speed Data Transmission Technology Based on LVDS and IIC bus[J].Applied Acoustics,2016,24(7):181-182, 186.
Authors:Wang Hongliang  Liu Wei  He Shaoheng and Di Lixia
Abstract:LVDS interface has been widely used in high speed data system. In order to realize the intelligent recognition, automatic handshake and the communication test of LVDS high speed data link, FPGA IO circuit is used to design a kind of IIC bus protocol. The IIC bus is used for information transmission between devices; meanwhile, taking advantage of FPGA internal register resources to design PRBS circuit which is used to detect the bit error rate of LVDS interface chip. The experiment shows that the multi - channel LVDS transmission can achieve data stability, low error rate transmission in two meters cable connection, the data transmission rate can reach up to 4.68Gb/s when the clock is 100MHz.
Keywords:IIC  bus protocol  PRBS  code  LVDS  signal
点击此处可从《应用声学》浏览原始摘要信息
点击此处可从《应用声学》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号