首页 | 本学科首页   官方微博 | 高级检索  
     检索      

使用CPLD实现对DALSA4口输出线阵CCDIT-P1的驱动
引用本文:彭富伦.使用CPLD实现对DALSA4口输出线阵CCDIT-P1的驱动[J].应用光学,2005,26(1):56-59.
作者姓名:彭富伦
作者单位:西安应用光学研究所,陕西,西安,710065
摘    要:本文分析研究了DALSA公司1024元4口输出线阵CCD IT-P1在驱动中存在的诸多问题.针对CCD IT-P1采用多口输出工艺、驱动频率要求高、驱动时序比较难于实现等问题,提出了使用CPLD(Complex Programmable Logic Device)器件结合硬件编程语言VHDL最终实现高频驱动的方法.与使用传统门电路实现高频驱动相比,该方法实现了大量门电路功能,解决了传统方法中大量高频门电路的干扰以及采购等问题,提高了驱动电路的集成化程度、抗干扰性能及可移植性能.实验表明,使用CPLD实现CCD的驱动无论在电路设计,还是在系统集成和抗干扰等方面都表现出良好的性能,使系统十分简洁,优化了整个驱动设计.

关 键 词:4口输出CCD  驱动  CPLD  时序  VHDL
文章编号:1002-2082(2005)01-0056-04
收稿时间:2004/3/25

Four-channel Linear Array CCD-IT-P1 Driven by CPLD
PENG Fu-lun.Four-channel Linear Array CCD-IT-P1 Driven by CPLD[J].Journal of Applied Optics,2005,26(1):56-59.
Authors:PENG Fu-lun
Institution:Xi'an Institute of Applied Optics, Xi'an 710065, China
Abstract:
Keywords:four-channel CCD  Driving  CPLD  time sequence  VHDL  
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《应用光学》浏览原始摘要信息
点击此处可从《应用光学》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号