排序方式: 共有23条查询结果,搜索用时 250 毫秒
1.
2.
龚向东 《南昌大学学报(理科版)》1996,20(4):345-349
介绍一个基于ROM的正弦脉宽调制(SPWM)波形生成电路。该电路用一片用户可编程门阵列(FPGA)芯片实现,电路设计只需将1/4周期的SPWM波形数据存于FPGA内部硬件资源所构造的ROM中,因此减少了硬件开销。具有载波频率高,抗干扰能力强、电路易调整等特点。 相似文献
3.
对多种基于IFS迭代函数系统的数字信号分形建模方法进行了讨论,比较了各种方法的优缺点。同时提出了一种基于K维树最近邻搜索算法的数字信号分形编码方案,并对其算法原理进行了分析。 相似文献
4.
5.
6.
7.
提出了超高速摄影仪中弹性支撑转镜模态分析方法,利用有限元法对三面体铝合金转镜刚性支撑和弹性支撑情况下的一、二阶模态进行模拟,结果表明:电驱动转镜在转速工作范围内只有2个临界点,分别位于2.5×105~2.6×5 r/min和2.6×105~2.7×105 r/min处, 并且均为一阶弯曲振动,一阶模态振动发生在垂直平面内,二阶发生在水平平面内。将模拟结果与实测值进行了比较,发现假设转镜为弹性支撑与实测值吻合得较好。 相似文献
8.
介绍一个具有并行处理功能的循环冗余校编码器(CRCC)的逻辑设计,该并行CRCC的硬件结构采用硬件描述语言(HDL)描述,并用一片大容量可编程逻辑器件(CPLD)实现。与串行CRCC相比,并行CRCC的编码速度可大大提高。 相似文献
9.
提出了一种光学亚纳秒分幅时间多幅数字图像记录系统,能够满足激光飞片和爆磁箍缩等极端条件下,对频率在108~1010Hz的高速摄影需求。介绍了系统的设计方案和工作原理,提出了制约系统指标的关键技术如精密同步、高速高压脉冲源及解决方案。利用后台集中控制加上高精度的延迟单元提供各子系统的精密同步,利用雪崩三极管阵列构造纳秒和亚纳秒级的高压脉冲源驱动电光晶体偏转,利用8位可编程模拟延迟器件DS1023-25和FPGA器件结合获得ps精度的时间延迟。实验获得了幅度4 000 V、前沿小于5 ns的脉冲,任意时长、ps级精度的同步单元,对各子系统的同步协同工作也进行了调试。 相似文献
10.