共查询到20条相似文献,搜索用时 93 毫秒
1.
2.
3.
STF是KEK为国际直线对撞机(ILC)建立的试验装置. 在STF中, 数字微波低电平系统用于控制超导腔的RF相位和幅度. 在没有实际腔运行的情况下, 设计了一个基于FPGA技术的实时超导腔模拟器, 用于测试微波低电平系统的硬件和算法. 超导腔的数字控制器用FPGA实现, 其中采用了PI反馈控制和前馈控制算法. 测试表明, 超导腔模拟器和控制器都工作良好, 可用于STF微波低电平系统的进一步开发. 相似文献
4.
提出了基于IEEE-754标准和现场可编程门阵列(FPGA)技术的混沌数字通信系统的通用设计与硬件实现的一种新方法,实现了混沌加密体制与传统密码体制的结合.根据Euler算法,对连续混沌系统作离散化处理,通过FPGA硬件设计混沌离散系统,使其产生作为密钥的混沌数字序列,其中加密算法采用置乱扩展技术,并对算法进行了分析.设计驱动响应式同步保密通信系统,构建包含信号在内的闭环,实现发送端与接收端离散混沌系统的同步.以网格蔡氏混沌系统为例,对该保密通信系统进行了FPGA硬件实验,给出了技术实现过程、算法流程、硬
关键词:
网格多涡卷蔡氏电路
置乱扩展矩阵
现场可编程门阵列技术
混沌数字通信系统 相似文献
5.
为实现在离心机上的高频高量级地震模拟振动试验,以工控机、嵌入式实时控制器、FPGA机箱、数据采集模块等硬件为基础设计了一套地震波再现数字控制系统。通过工控机上的上位机程序实现与用户交互,根据设定的参考地震波形,计算并输出驱动数据给伺服控制系统。同时利用运行于RT上的控制程序以及FPGA底层程序来实现振动台面响应加速度的同步采集,其中采集信号通过DMA FIFO传送给RT,可确保数据不丢点。控制系统利用同步的响应与驱动信号进行系统辨识,在经过几次驱动修正与误差计算的迭代过程后,最终在离心机上振动台面再现出满足试验要求的时域地震波形,振动控制的效果和精度满足系统研制的技术要求。 相似文献
6.
针对重离子加速器部分电源的控制要求,进行了分析研究,提出并实现了一种实时、高效、多功能的控制系统。该系统基于数字信号处理器(DSP)和两片现场可编程门阵列(FPGA)芯片相结合的核心处理构架,在系统后端利用PXI总线接口配合FPGA来与工控机箱中的系统控制器和其他控制组件进行大批量数据交互;系统前端利用直接数字频率合成器、模数转换器和数模转换器等器件结合DSP和FPGA中的控制算法及相应控制机制来实现对不同电源控制参数的处理和功率的输出;平台中两组光纤模块也与FPGA相配合实现对同步触发事例等实时数据的收发和调试。 相似文献
7.
为了提高脉冲信号多参数提取的准确性,从而更精确地表征细胞多种物理和生化特性,设计了基于FPGA 的快速脉冲数据采集与处理系统。首先,采用对时间窗口和幅值同时设定阈值的方法,有效避免了噪声对有效脉冲识别的影响;其次,采用FPGA实现数据采集、快速数字滤波、以及脉冲峰值、面积和脉宽三个参数的提取,并利用FPGA作为外部主控制器实现对USB芯片CY7C68013A内部FIFO的控制,实现脉冲数据的高速处理、传输;最后,对系统的可行性及准确性进行了实验。实验结果表明,本系统能够对脉冲信号进行有效实时识别和高准确度的参数提取,同时USB的数据传输速度可达29.8MB/S,满足系统数据传输的实时性要求。 相似文献
8.
为有效提取测控系统输入信号的幅度和相位信息,设计了基于FPGA与Matlab的信号数参考文献6文献类型、文献出处、年份字正交解调器。在Matlab/Simulink环境中产生一路调幅信号,并在此环境下利用5个直接I型的4阶FIR滤波器节搭建了20阶FIR滤波器;利用FPGA查表法实现数控振荡器(NCO),并控制1路调幅信号与正交的正、余弦信号分别进行数字混频处理;对经FPGA数字混频处理后的两路倍频分量和基频分量信号进行滤波处理,经处理后的信号在FPGA的控制下进行相加处理。最后在硬件平台上进行了仿真测试实验,验证了该方案的正确性和可行性。 相似文献
9.
10.
为了提高对实时信号采集的准确性和无偏性,提出一种基于DSP+FPGA的实时信号采集系统设计方案。系统采用4个换能器基阵并联组成信号采集阵列单元,对采集的原始信号通过模拟信号预处理机进行放大滤波处理,采用TMS32010DSP芯片作为信号处理器核心芯片实现实时信号采集和处理,包括信号频谱分析和目标信息模拟,由DSP控制D/A转换器进行数/模转换,通过FPGA实现数据存储,在PC机上实时显示采样数据和DSP处理结果。通过仿真实验进行性能测试,结果表明,该信号采集系统能有效实现实时信号采集和处理,抗干扰能力较强。 相似文献
11.
当前在高速数据系统中,LVDS接口已被广泛应用,为实现同系列设备之间的智能识别、自动握手以及LVDS高速数据链路通信质量的检测,利用FPGA的IO电路结构,设计一种模拟IIC总线协议电路,该IIC总线高效地实现设备之间的信息双向传递;同时利用FPGA内部丰富寄存器资源设计PRBS码型电路来检测LVDS接口芯片电路误码率。实际测试表明该多通道LVDS传输方式在2米长电缆连接能够实现数据的稳定、低误码率传输,并且在时钟频率为100MHz时,数据传输速率高达4.68Gb/s。 相似文献
12.
13.
In this paper, a new four-dimensional autonomous hyperchaotic system is designed for generating complex chaotic signals. In the design, its parameters are selected according to the requirements for chaos and hyperchaos. The hyperchaotic nature is verified theoretically by using the bifurcation analysis and demonstrated experimentally by the implementation of an analogue electronic circuit. Moreover, the Field Programmable Gate Array (FPGA) technology is applied to implementing a continuous system in a digital form by using a chip of Altera Cyclone II EP2C35F484C8. The digital sequence generated from the FPGA device is observed in our experimental setup. 相似文献
14.
介绍了基于TI公司多核定点DSP(TMS320C6474)的高速实时数字信号处理系统。系统利用FPGA作为控制单元和转接芯片,通过SRIO接口作为DSP芯片的数据输入输出接口,具有信号处理能力超高、输入输出接口简洁、以及存储能力较大的优点。在软件实现中,利用了乒乓数据吞吐,静态内存分配技术和三核软件同步机制,通过优化算法,高效地实现了三核DSP实时信号处理,计算效率达到了设计要求。在项目图像信号实时处理中得到了成功应用,取得了良好的效果。 相似文献
15.
为了解决常用数据采集产品体积较大的问题,选用一种体积小,转换速度快的多通道AD转换芯片ADS8638,设计了FPGA与芯片间的接口电路,并采用verilog语言编写了控制程序,以控制ADS8638芯片对各通道输入的模拟量进行AD转换。通过软件仿真验证、静态时序分析,仿真和分析结果表明,该软件功能、性能、时序正确。最后,将软件经过综合、布局布线后下载到ACTEL FPGA芯片中进行硬件系统测试,测试结果表明,本技术方案设计合理,功能可靠,降低了常用数据采集系统的体积和功耗,具有良好的实用价值。 相似文献
16.
17.
《中国物理C(英文版)》2015,(12)
An automatic clock synchronization method implemented in a field programmable gate array(FPGA)is proposed in this paper.It is developed for the clock system which will be applied in the end-cap time of flight(ETOF) upgrade of the Beijing Spectrometer(BESIII).In this design,an FPGA is used to automatically monitor the synchronization circuit and deal with signals coming from the external clock synchronization circuit.By testing different delay time of the detection signal and analyzing the signal state returned,the synchronization windows can be found automatically by the FPGA.The new clock system not only retains low clock jitter which is less than 20 ps root mean square(RMS),but also demonstrates automatic synchronization to the beam bunches.So far,the clock auto-synchronizing function has been working successfully under a series of tests.It will greatly simplify the system initialization and maintenance in the future. 相似文献
18.
An adaptive algorithm of fine synchronization for intermediate frequency architecture coherent optical orthogonal frequency division multiplexing (CO-OFDM) transmission system is proposed. The whole synchronization procedure is separated into two steps. In the first step, we use an auto-correlation-style algorithm to achieve the coarse symbol synchronization. In the second step, the proposed algorithm is used to achieve the adaptive fine synchronization. The merit of the proposed algorithm is that it can realize fine synchronization under different environments without adjusting the detect-threshold of timing metric in a dynamically reconfiguration network. And also the algorithm can implement in field-programmable gate array (FPGA) or other digital signal processing (DSP) chips easily. In this paper, the CO-OFDM model is analyzed in theory firstly. Secondly, an analysis on the performance of coarse synchronization algorithm used in this paper is made. Finally, the proposed fine synchronization algorithm is introduced in detail. The simulation experiment result demonstrates that the proposed algorithm achieves fine synchronization under different signal noise ratio (SNR) conditions after 6 fiber-spans transmission. 相似文献
19.
超导动态电感探测器(Kinetic Inductance Detectors, KIDs) 作为一种新型的超导探测器, 在天文学等领域得到了广泛应用, 具有高灵敏度、 高能量分辨率等优点, 并且可以通过频域复用直接扩展到大型阵列. 然而, 为了支持上千像素的探测,KIDs 阵列需要产生复杂的频梳信号, 占用较大的信号带宽. 因此, 数模转换器件(Digital-to Analog Converter, DAC) 的采样率对于 KIDs 阵列的读出电路实现至关重要. 基于JESD204B 传输协议的高速 DAC相较于传统低电压差分信号(Low-Voltage Differential Signaling, LVDS) 协议的转换器具有更高的采样率和传输速率, 可用于频梳信号波形的产生. 为此, 本文提出了一种基于现场可编程门阵列(Field Programmable Gate Array, FPGA) 的设计, 以 Xilinx 公司 Kintex-7 系列 FPGA 为主控芯片, 通过高速串行接口JESD204B 和高速 DAC 芯片AD9136 实现高速数据传输,DAC 采样率为2 GSPS, 能生成带宽为1 GHz 的基带信号. 实验结果表明, 该设计能够有效地生成复杂的频梳信号, 具有较高的信号质量和灵活性, 解决了传统 DAC 及直接数字频率合成(Direct Digital Synthesizer, DDS) 器件难以产生复杂多变波形的难题, 有助于拓展 KIDs 阵列的工程应用. 相似文献