共查询到20条相似文献,搜索用时 109 毫秒
1.
2.
3.
4.
5.
CAN总线在核磁共振波谱仪中的应用 总被引:1,自引:1,他引:0
介绍基于CAN(Controller Area Network,控制器局域网)总线构建核磁共振波谱仪通信系统的方案. 由STM32、FPGA(Field Programmable Gate Array, 现场可编程门阵列)和PCI-104完成CAN总线与以太网之间的通信数据转换,并使用可复用的CAN驱动程序设计方法简化系统设计, 实现了谱仪工作站与各控制器之间高速可靠的通信. 调谐实验过程中的数据通信测试结果表明,CAN总线是构建核磁共振波谱仪通信系统理想的解决方案. 相似文献
6.
7.
8.
9.
ESR数据系统的研制 总被引:1,自引:0,他引:1
报道了电子自旋磁共振谱仪与IBM PC微型机联用,建立了所需要的硬件系统,包括接口和放大器,研制了分辨率为12位的AD/DA转换器,达到同步采样控制,并实现了X-Y记录仪,示波器,绘图仪与打印机的输出,同时系统软件配有信号采样、信号累加、信号平滑、谱线加减、测量g因子及A值,ESR谱的一、二次积分等一系列数据处理程序,还具有谱线模拟、线形分析等一些应用软件,对于谱的定量和解析极为方便,大大提高了谱仪的功能. 相似文献
10.
11.
为了提高通信的抗干扰和保密性,对跳频通信进行了研究,通过分析跳频通信的实现方式,提出基于FPGA的跳频通信系统实现方案。该方案中发端信号采用QPSK调制,接收端采用超外差接收以达到减少噪声和提高接收灵敏度的效果,接收端跳频同步采用等待自同步的跳频捕获和基于延迟锁相环的跳频跟踪。测试结果表明所设计的跳频通信系统可以正确实现跳频通信。与传统跳频通信实现方案相比,该方案具有灵活性强、开发周期短、开发费用低等优点。 相似文献
12.
提出了基于异构双核的低场核磁共振(Low-field Nuclear Magnetic Resonance,low-field NMR)接收机的设计,具有ARM(Adanced RISC Machines)和现场可编程门阵列(Field Programmable Gate Array,FPGA)先进的异构双核结构、高速的模数转换器(Analog to Digital Converter,ADC)采集、增益的可控以及可视化显示等特性,提高了整个系统的性能指标.设计中采用Xilinx公司的系统开发工具System Generator来实现内部信号处理功能.实验结果表明,数字接收机具有结构紧凑、可重构性强、采样速率高和成本低等特点,并且增益的可控使接收机获得了较大的动态范围,提高了重建图像的信噪比(Signal-to-Noise Ratio,SNR). 相似文献
13.
提出了一种基于FPGA的多通道磁共振成像接收模块,能对多个独立通道的磁共振信号进行直接采样、数字下变频,以及数据流控制,并对其进行了成像实验. 设计中采用Xilinx公司的系统级DSP开发工具--System Generator对FPGA内部所有功能进行建模、仿真并生成相应的硬件描述语言. 模块的采样速率为80MSPS,能灵活实现1 kHz~1 MHz范围的可变接收带宽,适用于1 T以下的磁共振成像系统;在单片FPGA内完成1~4个通道采样信号的数字正交解调,抽取滤波和数据流的处理,并可扩展至8通道. 实验证明模块具有体积小,集成度高,可重构性强和成本低等特点,为磁共振成像谱仪的多通道接收系统提供了一种高性能的数字化解决方案. 相似文献
14.
针对以电容式微机械超声换能器(CMUT)阵列为探头的超声成像系统,设计了一种兼具现场可编程门阵列(FPGA)控制、脉冲驱动以及微弱电流信号检测功能的电路。利用FPGA产生64路控制信号,控制脉冲信号的频率、脉冲个数、占空比等参数;脉冲电路在FPGA以及直流电压的控制下,产生32路脉冲信号;接收电路通过跨阻放大结构实现32路电流信号检测;32通道收发电路利用脉冲产生芯片内自带的T/R开关进行高压隔离。通过搭建测试平台,对收发电路功能及一致性进行测试,并连接CMUT进行自发自收测试。测试结果表明,32通道收发电路具有良好的一致性,电路可以实现基于CMUT阵列的32通道超声信号的发射,检测回波信号,并对CMUT器件的带宽进行测试。电路具有功能完善,结构稳定的优点,为基于CMUT阵列的超声成像系统的应用提供了硬件支持。 相似文献
15.
提出了一种基于NI PXIe-7966R(National Instruments Corporation,美国)的磁共振成像(MRI)接收机设计方案,进行磁共振信号直接采样、数字下变频(DDC)和数据上传,以及磁共振图像恢复.使用NI Lab VIEW FPGA(National Instruments Corporation,美国)开发平台,对NI PXIe-7966R板载现场可编程门阵列(FPGA)内构建的所有功能模块进行了设计仿真和硬件描述语言生成,使其能灵活实现DDC功能.设计的接收机的采样速度为50Mbps、模数转换位数为16位、带宽设置范围为100 Hz~1 MHz,并具有较好的滤波效果.实验结果表明,该设计方案是一种高性能的磁共振接收机方案. 相似文献
16.
针对加速器驱动次临界系统(ADS)中强流质子直线加速器,即ADS注入器Ⅱ,设计了采用现场可编程门阵列(FPGA)切束技术的加速器快保护控制系统。当系统检测到束流异常故障信号时能快速切断束流,并上传故障信息,方便故障排查和后期数据分析。该控制器基于FPGA设计,可实现光纤通信、串口通信、逻辑电平信号输出等功能。其中,光纤通信功能用于控制斩波器电源快速切断束流;串口通信用于实时传输设备状态信息;逻辑电平信号输出用于控制继电器产生开关量信号去远程控制保护设备,以防止运行设备的损害。通过现场运行测试,切束响应时间在10 s之内,达到安全设计要求。 相似文献
17.
利用FPGA(field-programmable gate array, 现场可编程门阵列)为主控芯片,实现了5 Mbit/s的2-PPM(pulse position modulation, 脉冲位置调制)调制可见光图像传输系统。整个系统分为发射端与接收端两大模块,全部由FPGA实现。将处理好的图片信号由上位机通过串口发送到FPGA中,经过调制转换为2-PPM信号,并设计了信号传输数据帧格式,然后调制到红光LED(light emitting diode)上并发送出来;在接收端,根据数据帧格式完成了数据信号的同步和解调,并将解调后恢复的图像在液晶屏上显示出来。实验证明该系统可以实现可见光图像信号的传输。 相似文献
18.
激光光束技术运用的越来越广泛,包括光通信技术,激光测距技术,激光瞄准技术等,其中光通信技术范围最广;在光通信过程中,需要面对光束发射端与接收端中心对齐的问题,增加了操作的难度;针对光通信激光光束对准难的特点,研究并设计了一套基于FPGA的激光光束对准系统,利用在FPGA芯片上设计软硬件速度快、稳定可靠、研发周期短等特点;整个系统以FPGA芯片为核心,辅以操作电路、自适应算法;实验表明, 该系统较好地符合了光束对准的要求。 相似文献
19.
为了满足新的信号处理平台使用RapidIO技术来进行重构的要求,实现DSP芯片在信号处理板之间和机箱之间的动态连接配置,提出了一种基于RapidIO的网络交换板卡的设计和实现方式。板卡使用TSI578交换芯片构成RapidIO交换机,来实现信号处理板和网络交换板之间的RapidIO数据包路由交换;使用千兆以太网和光纤来实现机箱间的互连;使用FPGA芯片来实现RapidIO和千兆以太网、光纤数据之间的协议转换。应用结果表明,利用该网络交换板能够很好的实现DSP芯片在板卡间与机箱间的互连重构。 相似文献
20.
为了实现对目标的无扫描阵列激光三维成像并研究系统参数对三维成像距离分辨率的影响,研制了8×8 pixel激光三维成像接收机。接收机采用线性模式APD阵列,设计了模拟信号放大、阈值处理将回波光信号转换为数字信号后,利用FPGA设计实现64通道高精度阵列计时系统,实现了对目标的无扫描实时三维成像功能。首先对设计完成的三维成像接收机组成及成像原理进行了介绍,对三维成像接收机中APD探测器阵列信号的模拟处理和数字处理流程和实现方式进行了说明。随后分别对三维成像的核心FPGA计时系统及探测器整体进行了电子学测试和实验测试。测试结果表明,FPGA计时子系统的时间分辨率优于140 ps,三维成像系统整体距离分辨率在0.2 m左右。最后对分辨率的误差进行了分析,结果表明,激光回波强度波动是影响此接收机距离分辨率的最主要因素。 相似文献