首页 | 官方网站   微博 | 高级检索  
     

基于忆阻器的脉冲神经网络硬件加速器架构设计
引用本文:武长春,周莆钧,王俊杰,李国,胡绍刚,于奇,刘洋.基于忆阻器的脉冲神经网络硬件加速器架构设计[J].物理学报,2022(14):304-312.
作者姓名:武长春  周莆钧  王俊杰  李国  胡绍刚  于奇  刘洋
作者单位:电子科技大学电子科学与工程学院
基金项目:国家自然科学基金(批准号:92064004)资助的课题~~;
摘    要:脉冲神经网络(spiking neural network, SNN)作为第三代神经网络,其计算效率更高、资源开销更少,且仿生能力更强,展示出了对于语音、图像处理的优秀潜能.传统的脉冲神经网络硬件加速器通常使用加法器模拟神经元对突触权重的累加.这种设计对于硬件资源消耗较大、神经元/突触集成度不高、加速效果一般.因此,本工作开展了对拥有更高集成度、更高计算效率的脉冲神经网络推理加速器的研究.阻变式存储器(resistive random access memory, RRAM)又称忆阻器(memristor),作为一种新兴的存储技术,其阻值随电压变化而变化,可用于构建crossbar架构模拟矩阵运算,已经在被广泛应用于存算一体(processing in memory, PIM)、神经网络计算等领域.因此,本次工作基于忆阻器阵列,设计了权值存储矩阵,并结合外围电路模拟了LIF(leaky integrate and fire)神经元计算过程.之后,基于LIF神经元模型实现了脉冲神经网络硬件推理加速器设计.该加速器消耗了0.75k忆阻器,集成了24k神经元和192M突触.仿真结果显示,在5...

关 键 词:脉冲神经网络  阻变式存储器  存内计算  LIF神经元  硬件推理加速器
点击此处可从《物理学报》浏览原始摘要信息
点击此处可从《物理学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号